Chip123 科技應用創新平台
標題:
請問如果在HPSICE下看SUBCKT內零件的電壓/電流?
[打印本頁]
作者:
matmat
時間:
2009-3-23 09:11 PM
標題:
請問如果在HPSICE下看SUBCKT內零件的電壓/電流?
在LIS�, 只看到它的名字為X1.X2.X1之類的東西~
/ m5 t% g7 g: s* h) P/ o, O' X# _( W# T
有沒有方法可以看它們的電壓/電流?
作者:
matmat
時間:
2009-5-3 10:39 AM
即是說
* d. \4 A0 z7 O
例如我的CIRCUIT叫oscillator
* l" ?! ], X* g! i! z0 H
入面有個SUBCKT係叫hysteretic_cmp.sp
8 S: ?- B3 k& X. b, M p$ s: Z0 f
先列入如下列程式, 固然可在awaves看到vh+, vh-, vct, ck的波型,
, L# s4 w+ J) a
6 t' [' u) ]" R6 u- C
.include hy_cmp.sp
4 S7 W( d) r) o& `0 F9 T G
x1 vdd vss vh+ vh- vct ck hysteretic_cmp
: u; g: @) Z, j( y4 U4 t
# R9 X+ D, I8 i: Z
但在awaves時, 有沒有可能set一些東西看vh+, vh-, vct, ck這四個以外的node的電壓/電流波型?
作者:
lotto1021
時間:
2009-5-4 08:59 AM
標題:
回復 1# 的帖子
這樣做就可以了....
4 ~4 x" Q6 G+ Y+ [1 K
.PRINT I(X1.MP)
$ F5 {. M/ s/ e
.PRINT V(X1.MP)
作者:
matmat
時間:
2009-5-9 11:00 PM
現在仍是不行耶~
0 B! t( E8 n6 q7 P) _
先看看這個test signal and circuit
. P7 `/ ?' T8 q( H
) t, p6 s2 @2 k$ Y% Q. F& v
* Include device model with filename "cmos_035.txt"
) _/ M1 W2 [2 Y% e. G4 V
.include cmos_035.txt
3 ]% T1 c( ?# O4 B
.include hy_cmp.sp
" E) U9 T8 |) U" k: H
u, j, U3 O ?2 D" F# V9 p
* Control statements
$ i8 {" I8 T8 @! v K* t# C" e, v
x1 vdd 0 vh+ vh- vct ck hy_cmp
# t& K0 [- n* u1 e$ e
; p0 [( _; g4 }4 w
vdd vdd 0 5
9 s' G; S! d- F( a. H/ O7 x6 H
Vhigh Vh+ 0 0.7
! T3 Y3 F6 [8 Y2 N
Vlow Vh- 0 0.3
% l/ x* P, t+ H
vtest vct 0 pwl(0 0 9u 1 10u 0 19u 1 20u 0 29u 1 30u 0 39u 1)
1 U1 c3 f0 O- F$ V; b, T
+ V3 r5 j: D: v, i# q2 M
.tran 0.1u 40u
/ ~, N) y8 |% M- w4 r4 {
.probe v(vh+) v(vh-) v(vct) v(ck)
* q. K4 R% R& R0 \% ^; V
.print v(x4.not_s)
& c+ U$ R0 f0 C
9 P" N' w$ b2 E
.op
3 k$ u6 C3 }6 G: L8 `" H2 Z. ^
: P& G8 F5 Z4 p y3 H5 H/ r
.end
O! d* S. }8 E
6 N& Z* w& U U
9 R, G1 B3 @& J3 P8 Q/ s6 [
再看看這個叫hy_cmp的sub circuit
) T4 d* k7 f9 T6 v1 R9 K" M2 x- h \
我要怎麽做才可以看到下面叫not_r的波形?
6 J+ O/ v9 C/ Q' N3 g8 N
. u: J6 I: b# ~0 g( j! ?! A7 b2 J2 [
** Subcircuit - Hysteretic Comparator**
) L( [) u" F2 P& {) Y$ N7 }+ C6 ~
8 W3 z* b8 A1 X1 ]3 X
.subckt hy_cmp vdd vss Vh+ Vh- Vct ck
2 T- M- n: [8 d
. f2 A/ u. i+ ?- F
.include rs_latch_nand.sp
: M% ?2 X; n* E- |% I& [! z* g
.include cmp.sp
! d* ?* z. I, U; e, ]4 U/ i$ v
- D X7 s9 Q9 u
x1 vdd vss not_s not_r ck not_q rs_latch_nand
9 l( ]9 n- h6 ?& M
x2 vdd vss Vh+ Vct not_s cmp
9 A- `& a! F4 j5 `1 ~3 _. j# d+ F; N
x3 vdd vss Vct Vh- not_r cmp
! h: c6 p6 l- t/ O- v
7 I/ K, r/ ]* `! X* M' F5 @) o
1 A* @: j1 k: C4 S3 s8 g
0 Z! i8 V0 M. _ |6 m$ Y
.ends
, f* B* w$ x2 T J7 L# A
*****************************************
+ N5 [( N5 Q8 o. L
* R2 }$ b$ e$ [# R5 @# \' g
[
本帖最後由 matmat 於 2009-5-9 11:04 PM 編輯
]
歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/)
Powered by Discuz! X3.2