Chip123 科技應用創新平台
標題:
如何降低RC-Oscillator的jitter
[打印本頁]
作者:
klim
時間:
2013-5-8 12:42 AM
標題:
如何降低RC-Oscillator的jitter
各位大大您好,
" S9 k- P& ?% D9 h! `2 [
我設計了一個48MHz RC-Oscillator, 用在full-speed USB,
" S6 r; }6 H0 @
IC有含MCU, LDO, SIE,...電路, IC回來後經測試,
m( v8 ]( m/ }/ z9 p3 A
發現jitter稍大, 有點超出USB-IF規範,
# x6 x# B& z' I1 T) [$ w0 m9 w
量測了LDO給予RC-Oscillator的電源ripple, 大約為200mV,
$ ^1 @ o: o9 N+ [* N4 ~7 K
我不知是電源ripple的影響較大, 還是設計上的較大?
/ K: O/ V0 x3 C( ?4 e3 e7 d
R是用current-source, C為一般NMOS所做成的電容...
作者:
nekocat8888
時間:
2013-5-16 09:06 AM
剛好我也有做...不知道是不是同公司的
; M$ n3 |% d+ k$ a( Z) |
& x5 s. K. m8 G ?( r* v
應該是電源再除理一下就可以..
作者:
engineer
時間:
2015-4-9 05:53 AM
可以考慮在power的走線下埋些bypass電容。
作者:
w791212w
時間:
2015-4-20 02:43 PM
訊號走線避開或少重疊一些訊號源應該可以改善不少.
7 K8 G) c% u& Z% D+ a2 z6 \/ D
再來就是本生current-source的穩定度
歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/)
Powered by Discuz! X3.2