Chip123 科技應用創新平台

標題: Cortex-M0/M3/M4 Source Codes [打印本頁]

作者: sinoicboy    時間: 2014-3-18 03:15 PM
標題: Cortex-M0/M3/M4 Source Codes
Cortex-M0/M3/M4 Source Codes
/ U( x" ?  u6 }% x/ w  \0 x* `" d8 K% m* A* b! z
iconstart@gmail.com" R7 W0 J6 Q0 z. D: x: J
6 |: b7 d( ~0 H' X6 m/ u
├─AT420-DA-03001-r2p0-00rel0
  ~! J. e2 U9 L5 N. M" K│  └─docs
! ?7 Z9 Y- c, W* y7 m6 {( K  g│          DDI0337G_cortex_m3_r2p0_trm.pdf" f" ^, e! o6 f/ v$ z9 J
│          + b  a# p+ t9 L; D* }: u
├─AT420-DC-02008-r2p0-00rel00 w! A7 I0 {" Z2 _+ n
│  └─docs
2 k' t1 Z: d, q9 g5 V: ^│          DII0194A_cortex_m3_r2p0_csg.pdf
; o% `+ l. B" s5 ]- C5 M+ S1 J3 q' {│         
, {. m# [( L5 f9 ~% r; ^# L├─AT420-DC-13001-r2p0-00rel0& u4 g; P* d$ {: K- ~9 g5 c; ^. B
│  └─docs
0 Z# r# D3 c  G- Z# T- |9 k1 \7 r
7 \0 f6 W' ?, m( x/ u) J7 M│  │  │          CM3CodeMux.v$ S. o( ^" F/ f  N, x, Z% d
│  │  │          CM3flashmux.v
4 E3 E8 H1 E6 T7 l│  │  │          CM3ROMTable.v
* L. n2 B, P7 ?│  │  │          CortexM3Integration.v
0 Z2 g# t& q# U│  │  │          0 i  E% P- t1 J1 k* S
│  │  ├─dapswjdp
" p8 _' c6 T3 Y  d1 _│  │  │  │  README_DAPSWJDP- f' `% _& j# d4 n! s5 Q
│  │  │  │  
7 t6 ]; g5 @: P. T: C│  │  │  └─verilog" B! e  k) U) A) L1 a
│  │  │          DAPDpApbDefs.v9 f+ j$ @0 B4 j) z5 ~' t/ N+ S2 N
│  │  │          DAPDpApbIfClamp.v7 s/ A/ `/ {: i" ?
│  │  │          DAPDpApbSync.v+ n: T, s& g3 B; h, j
│  │  │          DAPDpClamp0.v, X( N) h1 l+ ~
│  │  │          DAPDpEnSync.v) B4 K$ C4 R0 V0 ?6 ?7 W$ ]" g
│  │  │          DAPDpIMux.v; o+ ]' ~' X" g; A" C5 J2 f; f
│  │  │          DAPDpSync.v
- s9 ]6 U+ o& k/ I$ T2 r│  │  │          DAPJtagDpDefs.v
3 }  m# W; D* S1 `│  │  │          DAPJtagDpProtocol.v
5 I/ x2 s8 A& B5 _) b  _. e│  │  │          DAPSwDpApbIf.v) u! z6 A' k" t, v% D3 x
│  │  │          DAPSwDpDefs.v
6 V* o8 F* {/ L! ?3 |│  │  │          DAPSwDpProtocol.v
4 [7 a) P2 _+ A& M; Y$ G│  │  │          DAPSwDpSync.v0 B( o0 ]/ c% o6 O, z
│  │  │          DAPSWJDP.v# `; X3 b8 }- J: g
│  │  │          DAPSwjDpDefs.v
, \8 w0 l: Y1 q& l│  │  │          DAPSwjWatcher.v
! D" E  v3 a5 F( H1 [' B' w│  │  │          " H" F# M4 t9 ^1 Z
│  │  ├─models
+ I7 J& q$ x( U+ d- v2 y│  │  │  └─cells' R$ D/ |- J# }+ G# n/ R  r% `# |
│  │  │          CM3ClkGate.v8 h  r6 H. K1 l# G' t; C
│  │  │          CM3EtmClkGate.v" m0 U. \) j- w) v
│  │  │          CM3Sync.v2 b6 ^0 l* l+ U; i6 t
│  │  │         
& [; n/ s3 }' Y& `/ D│  │  └─tbench. V! R1 E" ~9 V5 _* ?  X3 U
│  │      └─verilog+ i1 i( s! {' b3 v
│  │              AhbToApb.v4 p& I9 T: C0 D% ~
│  │              AtbLogger.v4 G4 a0 z" Q6 ?4 g# L
│  │              BusMatrix.v
7 w; Z- }, q6 [8 }3 I! P8 z" G│  │              ClkReset.v
+ B! V, M/ a0 T$ r│  │              CM3BusComparator.v8 K6 {& ?1 z" c  t

. S6 j' \) O# Z" `; \1 ~- |* B7 H7 ^2 |+ [3 ]7 c2 _1 K6 R
│      │  │  exclude_list.sc_waitstate1 W  X5 w3 E1 d7 b

& p* f4 q3 d1 E% b/ X$ W             │  └─fe_tsmc090g_sc-adv_v10_2007q4v2
( X2 j5 c$ U7 q             │      │  scadv_tsmc_cln90g_rvt_ff_1p1v_m40c.cdB# I4 ^, B! z+ }2 T+ g
             │      │  scadv_tsmc_cln90g_rvt_ss_0p9v_125c.cdB0 J1 g' J! P/ Q
             │      │  scadv_tsmc_cln90g_rvt_tt_1p0v_25c.cdB6 O7 a6 y0 r  x
             │      │  + C& b- @7 ?! [5 c
             │      └─scadv_tsmc_cln90g_rvt_tt_1p0v_25c_dv.cl$ l- ]# s7 C+ ]' `9 q/ E
             │              cells_1.geo
' o) D1 R9 a. E7 _# a/ B0 L             │              cells_1.pwr
0 R6 f9 h8 J* x0 G7 U             │              index.cli
8 F7 G- J, K% p6 E  P( A3 S             │              README.TXT; T* m5 s9 U2 E; T# i
             │              rulesets
8 {4 m8 J8 Q3 ~: J+ t- B             │              VERSION.TXT
$ o' U3 d+ L9 P9 J             │              vias_1.geo
7 }) i/ K% `( O1 @, j2 v: f7 _             │              
5 N6 H" F9 J1 B- {  Q) A2 J- w( |             └─tsmc7 G# U3 L5 k/ R. V7 U
                 └─t-n90-lo-sp-002-f1_1_6a_200609147 d9 b% ~/ `- h4 y
                     └─6X2Z
  q' A0 u: }3 i0 @9 `+ P6 l9 e  o8 [$ E                             corner.defs2 Z. _1 i  s6 L; x  A1 S
5 j  `8 l1 a& b7 G
├─integration_kit
2 R9 G+ ?& A% R! w  ]│  ├─logical
4 n0 q( c8 @2 K2 }9 V& K! h│  │  ├─cm0ikmcu
6 e! l# \- i! r4 R9 e% d: e7 y│  │  │  └─verilog
+ `: o/ p$ R8 g│  │  └─tbench* Z( W* y9 t! Z, U
│  │      └─verilog) H  ^; M( B% Y& ]0 D
│  └─validation
7 h. ?, ?! A6 x0 j│      ├─glogs/ J% M* d  o" |
│      ├─logs$ k3 R; b% K/ D, E5 j
│      ├─mdk% s! T3 v/ s  E; `* S
│      ├─srpg
# j" M  N1 n/ w5 m& B│      ├─tests
- n# Y! j8 d8 R: [( B│      │  └─CMSIS( P: p! v+ Z* x, P
│      │      └─Core; ?/ g( `% f4 l4 Y
│      │          ├─CM00 }, X7 x% L, e% ?7 x
│      │          └─Documentation
! E1 V& v2 c7 [1 d; }5 I│      └─vectors
* b2 ^% ~1 H$ @# {├─ipxact
/ R! J- H$ @9 ~- d│  ├─busdefs+ d7 `* I& c4 F) n5 [
│  │  ├─amba.com2 N/ X5 R* z: v: ^1 C$ R8 C
│  │  │  └─AMBA3
" c5 v4 j8 @& f8 H. Z  f  f│  │  └─arm.com" u2 C9 \, z1 g
│  │      ├─CoreSight
0 X0 f% O, ]/ s  K  N, _│  │      ├─Cortex-M0
, I/ J1 N  ^2 o' n6 X│  │      └─CortexMCores
& G. S, N8 v+ E2 P/ e* t│  ├─channels
! f6 d4 R2 w) C; @" z: M│  │  └─arm.com5 S  J: X4 c. k4 s% ^4 f, v
│  │      └─Cortex-M0
  D3 D5 l( F8 }* k! m) S$ f* m* O│  │          └─rtl
& m( c% L$ ?4 \! N2 |( a$ Q│  └─components
$ ?0 Y6 P0 |6 V& y* ]. b│      └─arm.com
) b/ F# Z9 s! Z; A/ I│          └─Cortex-M0




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) Powered by Discuz! X3.2