Chip123 科技應用創新平台

標題: 請問delay line 中的buffer [打印本頁]

作者: kevin-liou    時間: 2007-8-24 03:34 PM
標題: 請問delay line 中的buffer
請問我要從哪裡找到有關他的電路,以及如何比較精確的算出他所延遲的T為多少?
作者: finster    時間: 2007-8-26 10:46 PM
基本上delay line的buffer就是一般的buffer,也就是由兩個inverter所串接而成的delay cell
8 F: w$ d+ F" \( ]* L我以前有建過library,在作delay line時,因為一般的buffer的delay time大概只有不到ns的等級
- M' M) Q: D% I% b( R故而,第一個inverter通常都作的特別地weak,並且在output端接一個NMOS電容來增加負載,使得delay time能夠再長一點
: r# _6 |' C( ~8 R! ]而第二個inverter就是一般等級size的,如此一來即可造出較長的delay time
# t' J! X" \5 s/ R當然,delay line的buffer並不一定只有兩個inverter來組成,也有用4個inverter來組成的,端看你怎麼設計
# Q2 _, _, m* t4 d# f另外,delay line的delay time無法很精確,因為在process變動和溫度考量下,delay time會有不算小的差距,再者,如果delay line的負載也很大的話,其delay time的變動會更大
" ~5 Y% E/ o- R5 q3 ~3 ~7 Y一般有提供library的公司,可以查到其delay line的規格,它們在提供其delay time時也有其maximum/typical/minimum time/ _/ x* L" Z7 T/ H

5 Q. f- @. W$ g& W- o最後,delay line除非是自行設計的電路,要不然若是用library的delay cell的話,其delay time是固定的
作者: ted628    時間: 2007-8-28 02:39 AM
一般常看到的 delay cell,還有 differential inverter 喔。
' L* r3 j) M$ _0 O& P- m, p+ w7 o0 ?
! e* I8 x5 Z7 k# I  G; T+ g, q每一級正負對調,串接起來即可。
& T  c2 E6 c' l( v& K
/ {- l2 e9 {) f9 ]; [8 I我的經驗是,實際兜起來,每一級的延遲不一定相同,但應該要保持在一個範圍內。
* ~. d- y8 E* y4 S# T" V, g( s4 d7 b2 Z2 k. p8 [* j: `" f0 c
比較直接的作法就是跑模擬,然後量測每一級的 delay。




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) Powered by Discuz! X3.2