Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3832|回復: 10
打印 上一主題 下一主題

[問題求助] loop filter 還是vco

[複製鏈接]
1#
發表於 2009-7-21 11:11:01 | 顯示全部樓層
你的damping factor為多少??3 Z9 v4 |# e+ R% T8 R8 I
感覺比較像是你的loop沒有stability,以致在跑整個PLL時會出現振盪情況
) d* m% ^5 }& B7 M" T* i建議你先計算一下你的PLL的各項參數
2#
發表於 2009-7-23 07:53:04 | 顯示全部樓層
你的damping factor太小了
+ ~* V- g% a2 N/ H+ A0 ]; J. l8 m在Razavi所寫的"Design of analog cmos integrated circuits"中就有明確說明damping factor應要大於0.707
' M, i/ s- W' M故而以你目前所設計的damping factor來說,會振盪實屬正常9 N2 ^1 S9 ?* i* |( u0 W+ G
故而,建議你把LPF的電阻或者電容值增大
+ {5 z; A$ n; [. ~! U1 M+ @# A( q另外,建議你設計PLL時,LPF要用二階會比較恰當,在Razavi一書中就有提到一階和二階的差異,一般都是用二階,己經很少人會用一階的LPF

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-12 11:56 PM , Processed in 0.125007 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表