Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11767|回復: 11
打印 上一主題 下一主題

[問題求助] 負載為大電容時的buffer設計

[複製鏈接]
1#
發表於 2008-2-3 10:51:13 | 顯示全部樓層

回復 1# 的帖子

這問題在一些 VLSI Design 的課本上會提到& p. X) v9 \4 c2 P! X  o
4 ]; m  j) d% e- q, j
與9樓所說的相同   Inverter  做Buffer來推動時3 n. K1 @8 Q4 U! j$ H
一定是偶數級來推動1 f( j& @) E4 x2 Y
倍率上  用數學公式求到的  最佳化的 Inverter delay optimal的值就是e
/ ~5 U" C% J& O也就是 2.71828.....
& M/ m" s. ~( o但實質上 電路的使用8 Z. E3 Q6 B9 d" _! a) s7 j
譬如我們  多半都是  2倍到4倍之間
" t8 C0 L- b* I. Y比如 第一級是    2/1   倍數是 3倍的話" w+ r. v0 m: A3 K& a# Y
第二級就是  6/3   第三級是  18/9   以此類推
- @! ]9 g4 ^/ y8 D推動到  你最後一級的  推Loading的 slope 在  0.5-0.8ns上下
4 E+ B# g( m' j3 a) X6 c1 B然後使用的總面積也不會太大的情況下% Z5 q9 i* h2 T3 N7 u
就是一個最佳的Buffer推動方式
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-29 08:09 AM , Processed in 0.118516 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表