Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 18319|回復: 16
打印 上一主題 下一主題

SOC驗證!大家都用什麼語言?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-1-9 09:01:51 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
哪些公司在用SystemC做???
2 e% {3 o* M1 k" P7 |3 j' w! J2 N/ D6 d- s. R. I
Currently, there are 4 following types of languages...
; q3 L& o; |$ ~1 e$ G# l# x; L  a" q+ p& T) H6 T3 M1 L4 ?) p
遊客,如果您要查看本帖隱藏內容請回復
單選投票, 共有 35 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2007-1-11 17:11:17 | 只看該作者
SystemC 在 ConvergenSC , SOC Designer 都有強力的支援7 x! C- O( ~$ @6 }/ M8 N
這屬於ESL design , HW/SW Co-sim at the same platform.

評分

參與人數 1感謝 +1 收起 理由
chip123 + 1 專業絕倫,帶動討論!

查看全部評分

回復

使用道具 舉報

3#
發表於 2007-1-12 13:12:48 | 只看該作者
感覺 systemverilog 不錯, 雖然還沒開始使用, 不過我有聽過幾次相關的研討會,+ |2 ]+ s$ p# {, n, [# R% r! W
覺得 Systemverilog Assertion 會對較複雜的 Design 做 Function Simulation
$ l) ~0 B2 j! J/ C' j很有幫助...! ?* {) f. ]" I  T; T9 x
據我所知 support systemverilog 的 Tools 如下:# k" b. e3 \& C) q# y% k
MentorGraphics --- Questasim (如果不 run system verilog 也可當 Modelsim run)
8 `7 I! t* l1 }0 VSynopsys -- VCS% s' U- S8 ^6 S5 `0 C' _) [6 ?
Cadence -- IUS (NCSim)

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 你的經驗就是知識的來源!

查看全部評分

回復

使用道具 舉報

4#
發表於 2007-7-5 12:39:57 | 只看該作者
我们还在用verilog,不过正转向system verilog的阵营,估计其他的验证语言不会存活太长时间了

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 轉向過程中,有碰到哪些痛苦問題呢?

查看全部評分

回復

使用道具 舉報

5#
發表於 2007-11-21 14:17:31 | 只看該作者
投 System Verilog 一票
5 |9 S7 r4 \- G; N0 Q3 ~" o不過 simulator 支援的步調稍嫌慢了點# s& x8 B, Q6 E  T; d3 S" a/ }  a
加油吧 EDA Vendors 
回復

使用道具 舉報

6#
發表於 2008-1-29 10:05:25 | 只看該作者
現在學校的老師很多都用SystemC了.......................
回復

使用道具 舉報

7#
發表於 2008-2-5 20:26:47 | 只看該作者
我会投SystemC一票,在HW/RW协同设计时,SystemC 有灵活性,目前在建模方面SystemC有优势!
回復

使用道具 舉報

8#
發表於 2008-2-24 16:29:58 | 只看該作者
System C吧$ v0 ?$ _9 f% ^$ r3 Q6 u% k  A
學校好像也都強力在推
6 u" t0 N1 M  j3 Z  O8 u; a: h. }開課也是如此
, n  c! U! g/ |2 I& U感覺還滿有發展潛力的
回復

使用道具 舉報

9#
發表於 2009-4-30 23:01:32 | 只看該作者
systemverilog, coverage dirven verification
回復

使用道具 舉報

10#
發表於 2012-8-29 14:14:23 | 只看該作者
ARM與Synopsys擴大合作關係 達成以ARM架構為基礎之 SoC的功耗及效能之最佳化 並加速相關設計和驗證 1 |2 {6 i' v- X# b0 h- {5 U% H. l

. r2 |2 }( ~* j9 x0 v2 A! q  I  _重點摘要:) y# r7 V2 t6 Z8 ]' v7 M1 H
·         兩業界領導廠商擴大合作關係,嘉惠ARM合作夥伴生態系之共同客戶* _5 y) o& W  h: t/ @* p
·         新思科技(Synopsys)取得節能高效ARM IP的多年授權協定
# n. {4 V  [$ K·         透過新思科技Galaxy™實作平台及ARM Artisan® Physical IP及POP™技術為ARM® Cortex™處理器,提供最佳功耗及效能的方法論- ?. |  z- V" e( a* ]! ~1 @
·         新思科技下世代Discovery™驗證IP (VIP)整合新測試、檢查和驗證功能,加速AMBA® 4 ACE™ SoC的驗證  " B: q) D2 D8 i+ W

- T2 ~+ F7 a$ y( k: P$ `4 e0 A(2012年8月29日) ARM及新思科技(Synopsys)簽訂一項多年期協定,進一步擴大新思科技(Synopsys)使用ARM矽智財(IP)的權利。雙方將擴展合作關係,讓SoC設計人員透過新思科技Galaxy實作平台及Discovery VIP達成以ARM架構為基礎之 SoC功耗及效能的最佳化,同時降低成本並加速上市時程。新的協定乃以先前EDA工具及ARM Cortex-A15處理器授權協定為基礎,允許新思科技取得一系列Cortex處理器的使用權利,包括執行ARM big.LITTLE™處理的技術、ARM Artisan實體IP、用於Cortex處理器實作的POP技術,以及CoreLink™互聯(interconnect)和AMBA 4 ACE系統IP。* {1 T8 ], C5 }$ I. W
. _2 z+ N8 l! ~3 t& W8 J
藉由雙方的擴大合作將最新的ARM技術納入合作範疇中,新思科技得以為ARM處理子系統的實作和驗證開發並提供最適工具和方法論,而ARM也能藉此強化其IP。雙方的合作旨在滿足設計人員對SoC節能高效的極致需求。例如,ARM big.LITTLE處理作業將Cortex-A15 MPCore™和Cortex-A7 MPCore處理器與ARM CoreLink CCI-400高速緩存一致性互聯(cache coherent interconnect)相接合,以便針對每項任務讓軟體無接縫移轉至最適處理器中。就一般工作量而言,這樣的模式可節省70%的處理器耗能。
回復

使用道具 舉報

11#
發表於 2012-8-29 14:14:29 | 只看該作者
ARM執行副總裁暨處理器部門及實體IP部門總經理Simon Segars表示:「面對競爭日益激烈的市場環境,業界兩大領導廠商攜手合作提供最佳解決方案,以加速設計流程並提升功耗及效能表現,此舉將可有效協助設計開發ARM 架構為基礎之SoC合作夥伴。而擴大新思科技採用ARM IP的權利,雙方彼此的客戶將受惠於簡化的設計及驗證流程,進而達到快速上市時程。」 # ~6 B9 W$ o4 g8 A* S% h
) z* k3 @: ]. b; n5 r
透過ARM和新思科技的專業合作,優化的實作流程將利用新思科技的Galaxy工具和方法論以及ARM Artisan實體IP和POP解決方案,協助設計人員加速開發以Cortex-A9、Cortex-A15和Cortex-A7處理器為基礎的設計,並提升效能及功耗的表現。該解決方案亦搭配針對ARM big.LITTLE處理的新思科技Virtualizer™ Design Kit (VDK)以及針對AMBA 4 ACE規格的Discovery 驗證IP及通訊協定分析器(Protocol Analyzer)。
  o- d0 _$ B; |4 c- l# C- {8 g( a# R0 G+ ?/ D1 o0 j
除了結合新思科技的Galaxy工具與優化ARM處理器方法論,設計人員也可利用新思科技的Lynx Design System透過經投片驗證的SoC層級實作流程,執行額外的生產力及可預測性測試。新思科技也提供最佳處理器實作訓練和設計支援,協助客戶在所選擇的半導體製程技術中達成效能及功耗目標。新思科技也將為ARM IP達成Discovery驗證平台的最佳化。Discovery VIP及通訊協定分析器整合額外的測試、系統監測檢查及其他功能,以加速AMBA 4 ACE互聯設計的驗證。
3 ]+ x- T* R, u/ e. F" T
8 t5 U3 {. v1 T" y新思科技全球技術服務資深副總裁Deirdre Hanford表示:「新思科技的設計工具已被使用於大多數以ARM處理器為基礎的SoC之先進設計實作中,而我們的客戶正努力追求效能及功耗效率的極致表現。雙方的擴大合作將讓新思科技和ARM為SoC設計人員提供最佳解決方案,以滿足其ARM晶片設計的功耗及效能要求。」
回復

使用道具 舉報

12#
發表於 2013-3-6 14:42:14 | 只看該作者

TI KeyStone 多核心 SoC 為ZTE打造小型蜂巢式基地台

(台北訊,2013 年 3 月 6 日)   全球電信設備及網路解決方案領導供應商ZTE (中興通訊) 宣佈採用德州儀器 (TI) KeyStone 多核心系統單晶片 (SoC) 用於其小型蜂巢式基地台產品。TI KeyStone SoC 是可編程多核心處理器,協助 ZTE 開發同時支援多種 3G 與 4G 空中介面 (air interface) 標準的無線基地台。
6 ]) U9 x/ J6 M; D; G5 ?. r' Q
0 p- K& ^2 V" l. N! XZTE GU 產品經理Wanqiang Wen 表示, TI KeyStone 多核心 SoC 在設計時充分考慮了軟體定義無線電 (software defined radio; SDR)。TI KeyStone 的多標準比特率協同處理器 (bitrate co-processor; BCP) AccelerationPac 目前可處理 UMTS 與 LTE 封包,有助於建立真正同步雙模式 (simultaneous dual-mode) 的小型蜂巢式產品。此外,TI 軟體平台提供良好基礎,幫助ZTE專注開發差異化軟體無線電特性。
2 M* F$ `- [( r$ e. l3 p0 `( z9 I- G% @! ~
為了滿足無線營運商不斷提高的降低資本支出需求,ZTE 正積極開發軟體定義無線電基地台解決方案。以 TI KeyStone 架構為基礎,ZTE 小型蜂巢式產品可使網路營運商簡易變更無線服務特性,包含支援不同標準或不同標準組合,只需現場修改軟體即可獲得同步雙模式。TI 優異的 KeyStone SoC 架構可在實體層 (PHY) 處理硬體加速、韌體靈活度 (firmware flexibility) 與軟體可編程度之間取得理想平衡,實現產品差異化。
/ ^$ e& Q0 I0 ?3 h
5 t4 v  D! d* T* J# v1 ~TI 通訊基礎建設總經理 Sameer Wasson 表示,對於與ZTE 合作打造支援乙太網路與真正同步雙模式的小型蜂巢式基地台解決方案,TI 深感榮幸。TI KeyStone SoC 可在降低功耗同時展現優異效能。此外,TI 多核心軟體開發套件與經過實地應用驗證 (field-proven) 的 UMTS 實體層功能庫可縮短 ZTE 產品上市時程,使差異化基地台設計更加靈活。
回復

使用道具 舉報

13#
發表於 2013-4-17 16:06:35 | 只看該作者
TI 最新DaVinci™ DM369視訊 SoC針對百萬畫素IP攝影機實現業界最佳低光技術
" ~% k; [$ j. S, ?4 Z0 Q* I
8 M+ \% v0 W' U' b) Q(台北訊,2013年4月17日)   德州儀器 (TI) 推出最新 DaVinci™  DM369 視訊處理器,具備業界最佳低光技術的百萬畫素IP攝影機,該 DM369 視訊 SoC 提供影片安全製造商運用卓越低光技術,實現清晰銳利影像品質。由於DM369視訊SoC與DM36x系列視訊處理器接腳相容,TI 現有客戶可利用此卓越技術優勢輕鬆擴展現有IP攝影機產品,為市場帶來重要差異性。TI 可擴展 DaVinci 視訊平台可提供創新解決方案,協助客戶以迅速、簡易、低成本的方式,設計差異化 IP 攝影機。7 @+ E9 z& |/ ~# C2 J
5 [! e3 K* n/ U3 k5 L" D- p7 ?
符合視訊安全開發商需求
: ?8 q) a& W1 ?, @- hTI DaVinci DM369視訊SoC提供客戶優於同類競品 2 倍的卓越低光效能。基於 DM369 的 IP 攝影機在停車場或暗巷等極低光環境,亦可獲得清晰影像提供用戶辨識車牌、人臉或協助執法單位破案的跡證。藉由H.264/SVCT格式,攝影機可進行即時視訊壓縮與傳輸,同時抑制雜訊 (noise filtered) 與加強動態範圍 (dynamic range-enhanced)。
; h! f$ g/ S& y3 c. k
; g2 [. I. B7 WTI 解決方案主要差異化功能:
) x7 A) X8 l( u- a9 K; z/ W+ }& \•        500萬畫素以上影片解析度,具備高效率 H.264 壓縮,節省頻寬與儲存空間;
! n1 \. ^: E3 X5 G, }. ^, h4 w•        同步多類型 (基本/主流/高階) 編碼提供最佳視訊品質與相容性;
# u5 p2 X5 s- s5 h•        業界最佳整合影像訊號處理 (image signal processing; ISP) 技術,實現「逼真」影像品質,並搭配臉部辨識、視訊穩定 (video stabilization)、魚眼校正 (fish-eye correction) 等功能。
回復

使用道具 舉報

14#
發表於 2013-4-17 16:06:39 | 只看該作者
工具與軟體協助開發
* K6 T5 j* N+ H, d- F( B8 C2 Z' ]* @TI DM369視訊SoC 提供眾多工具與軟體生態系統,協助監控產品製造商加速產品上市時程。 該 DM369 IP 攝影機參考設計包含圖表 (schematics)、電路板 (layout) 與BOM,可提供客戶重複利用在TI  DaVinci™ 產品系列上所做的投資。DM369 IP攝影機參考設計符合ONVIF規範,客戶可簡易整合自有攝影機與 NVR 與 VMS 系統。客戶設計解決方案可同時根據市面上最熱門感測器選擇TI 感測器模組生態系統後再上市。4 v2 q! \" W% f- i3 U0 J4 m, K
: V! O1 f9 X8 t& V% T: Q8 w0 Q* d
TI IP攝影機產品行銷經理Jacob Jose表示,TI DaVinci視訊處理器始終是監控產品製造商的不二選擇。藉由第三代 3D 雜訊抑制 (noise filtering) 與寬動態 (wide dynamic range; WDR) 處理技術,以及業界最佳低光效能,TI 實現打造更安全世界的承諾,滿足安全應用需求。
0 m" i- q& W* F/ T' S) o( P& T, v- R, \: p6 W" T' Y6 R0 W
價格與供貨
4 B; v  j4 a2 E# eTI DaVinci DM369 IP攝影機參考設計現已開始供貨,建議售價為 995 美元。TI DaVinci DM369視訊SoC將於4月底開始提供樣品。DM369視訊SoC價格資訊可洽詢 TI 或授權經銷商代表。
回復

使用道具 舉報

15#
發表於 2014-6-4 09:10:14 | 只看該作者
CMOS Sensor FAE 经理+ F5 z5 \: r7 E" _! w
. a7 c, U$ I+ J! p/ G# G+ w8 G" ?
公      司:A CMOS image sensor design company
( h9 I: t2 Y9 p9 S4 s" Y工作地点:深圳
5 ]3 b3 [0 D' O4 Z  A) U: e8 d, ~/ G* P, S
岗位职责: : ?8 ]! E! l9 q% E, n+ R* t( s
1. 负责CMOS Sensor的图像调试; ; M8 g- W6 V+ c- o/ Z0 P: M
2. 协助图像效果分析及算法优化开发;
6 X+ H. q( ~" C% Y" v3. 负责公司FAE团队的日常管理及工作安排;  ! Y( n. C, e: r7 F9 Z
4. 对公司内外部进行产品培训和讲解;
' F# V) T2 T6 N& G7 l5. 协助解决用户在产品使用过程中遇到的问题,组织人员提供技术支持;  1 D# p5 D$ _# O0 Z1 L% T
6. 撰写产品文档及数据分析报告;    y; N9 e! E' t; g6 L. t
7. 根据用户需求、结合产品功能提供合适的解决方法; / p" o$ U8 {6 `. P
8. 负责FAE团队的建设及管理。
* U2 p1 M6 O3 R% ?, V$ V# f2 u; A5 t3 {
任职要求: : ^+ J% C9 N0 V6 J% V) r6 p
1. 电子信息工程、图像与信号处理、计算机等相关专业,本科及以上学历;
9 g: N7 N; o# Z! E2. 熟悉Aptina、OmniVision等常用CMOS芯片的图像采集原理及工作流程;
* M# k% h( x" k& ?& C5 W' H) B0 n3. 熟悉C/C++以及嵌入式软件的开发流程,具有嵌入式Linux驱动的开发经验;
+ A9 Z* X' a) q" R8 {/ V4. 具有至少2年以上视频处理类产品的图像调试经验 ;
" M: c# ]. H# R6 U' [  t5. 了解数字降噪、边缘增强、色彩还原、对比度增强、宽动态补正常用的图像处理算法优先; % N# {9 ?- }% Z) {; d" `
6. 具有良好的团队精神和服务意识。
回復

使用道具 舉報

16#
發表於 2014-12-11 11:31:05 | 只看該作者
Senior SoC Design Engineer
$ o6 S  S4 Q  M, K6 ^公      司:A global PC leading enterprise
5 S: _' {3 {, u/ c工作地点:北京
2 g0 d- M" U1 S& f9 U: b/ T
5 y0 Q1 M+ p5 d0 j, ePosition Description:  ) Q' g* o' U( G' n  N
1. Lead high performance SSD controller SoC architecture design % p4 q) K# ?# _8 p: b9 k) t
         高性能SSD 控制器芯片架构设计
# D# P  O* ?2 |
/ y# W) w( U1 [8 d2. design emulation platform for complex SSD controller  % H, g% K, ]  ?9 h& {
         开发复杂SSD控制器原型平台。
7 q1 E7 b% b# C) N9 r8 [3 I. m! t/ i/ R6 \2 `" p; U: }
3. Work closely with cross-functional teams to enable pre-silicon RTL development  & ~, \% K: p) k8 }  k8 y! `7 H
         与架构、软件团队成员通力合作,完成流片前的RTL开发。 + z( S: P2 y$ Q& \9 _
" {9 A  q6 y6 E1 G: ?# `
4. Validation of SoC design and system level use case and performance scenarios on emulation platform  
4 S0 M* e7 p6 ]4 G; t- L9 Q; n         在原型开发平台上验证SoC设计,建立和维护系统级用例和性能测试。
) }: y, \0 r% v- U, R4 E5 \- [; b/ ?$ A7 ^% |2 T* W
5. Lead system level verification of enterprise/consumer SSD controller using latest verification methodologies  
( N! g( }3 z/ m4 B; m- |         采用最新的验证方法学进行SSD控制器的系统级验证。
- N% K+ A" x" c  Q& g( Y, t  |2 t. T) p  W4 ~/ d* x- g
6. Post Silicon bring up, functional/performance validation and debug
. ?% X/ F/ P8 L$ y: S4 B         流片后的系统功能和性能的验证和调试。
回復

使用道具 舉報

17#
發表於 2014-12-11 11:31:12 | 只看該作者
Requirements: 6 j5 G, T  O2 T7 T4 d1 ?8 m' R
1. At least 5 years direct work experience on FPGA based product development or IC front-end design, in storage/server/telecom industry. Experience in SSD/HDD product design is preferred.
2 {% \0 o1 ?9 m' P& H1 m         5年以上存储/服务器/电信领域FPGA产品开发或IC前端设计经验。有成功开发过SSD/HDD产品经验的优先。 3 a. @" p) a# J) y0 B9 p  c
* Y$ w/ R9 h9 C/ i& I" I, ?9 V! S
2. Familiar with PCIe interfaces. Experience in SATA/SCSI/FC is preferred.
4 W4 v5 k! r% ], H6 F0 w         熟悉PCIe接口。有SATA/SCSI/FC接口协议开发经验的优先。 8 ?7 b% k) G( a) N6 }, r
8 t+ p' Z7 d7 a4 {" A9 e! {
3. Familiar with DDR3/4 interfaces, ECC (LDPC/BCH).
: V: h6 l) h9 J+ B" T0 `         熟悉DDR SDRAM接口, ECC (LDPPC/BCH)等纠错码开发。
5 \! Z# }" Y, m0 H2 {0 W
7 b, k4 @- a! R6 L* R1 R* F* w! f4. Familiar with eMMC/NOR/ONFI/Toggle interfaces is preferred. Deep knowledge of NAND Flash architecture is preferred.0 p" k: U9 I8 ?* X
         熟悉eMMC/NOR/ONFI/Toggle接口协议的优先。熟悉NAND Flash底层结构的优先 0 o8 `9 r+ ~) b8 w, `6 _* a

) S$ k+ @( ~/ U9 k  [. i5. Good understanding of STA and SDC. ) w0 j1 @1 z% `2 S
         熟练掌握FPGA开流程和静态时序分析和约束。 9 U, W4 W2 T) R7 [! E( u0 u9 i
0 Z* E& X6 P5 Z+ D. {+ ?
6. Good understanding of SoC and on-chip bus. Experience in AMBA AXI3/4 is preferred.
+ S9 H; P( R7 u7 o" |         熟练掌握SoC和片上总线概念。有使用AMBA AXI3/4经验的优先。 4 J1 s2 x2 y3 L$ o3 P# t
  
) P6 C' v! d, j" \& Y  [Common skills
/ a0 ^; ~6 Z8 a! ~" r  g1.  Ability to ramp up quickly in new technical areas. 7 Q9 k8 \! E! n
具备快速进入新技术领域的能力。
+ m' h# B" @# l, \2 k2 h
5 G( [) e; j. l% F* \2. Creative thinker.
' V& a4 v9 j; _' o具备创新思维。
' ]" G( k+ t" O" q7 N8 X5 e+ `% N1 o3 k  J5 D% N+ O
3. Good communication skill in both English and Chinese.
/ g) U9 E$ T$ J: W9 F良好的英语和汉语沟通能力。
9 X9 {2 n/ D- Z
/ m4 x+ c/ d1 G+ Y+ Z1 n$ C4. Team-working, good communication and committed to delivery  
* w  i- U( g! B0 M具有团队合作精神和良好的沟通技能
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-4 01:31 AM , Processed in 0.166022 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表