Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 29256|回復: 14
打印 上一主題 下一主題

[問題求助] full-custom 流程 是啥?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-4 23:55:21 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問一下 在verilog� full-custom 流程是指啥1 ]7 k( F) X% z  x& B+ A  ^
我之前只有參加過full-custom的IC佈局' ?% V, S* \; B" J$ K
只知道它是給你題目要你從頭做出他要的頻率的電路而已 (感覺就只是很單純的出題)+ y4 c$ L9 k, `- f
可是我們學長 給我一個題目是用full-custom流程設計ALU
7 V' X. X2 d5 G; ]% d7 }: F, u# ~但是ALU不就只是寫出一個選擇運算模式的計算機  v' f# [, O' x' Y) g
只要利用選擇的指令 寫出A和B兩者或單獨位移等等的運算嗎?8 i, v9 @1 l! P5 U# D
實在是不明白full-custom  是用在哪裡! p! U1 ^1 E$ w' M" d
之前也有去教育局的full-custom裡看考題 也看不太出啥差異的說  =  =
& |8 L/ D+ l) m/ I6 y; I麻煩好心人士 能夠幫忙解謎  謝謝   >"<
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂3 踩 分享分享
2#
發表於 2008-10-21 10:06:47 | 只看該作者
以 foundry 所提供的基本元件,如電晶體、二極體、電阻及電容等元件作為設計的基本單位。3 }1 M9 G# i( A
一般來說是採用人工的方式擺置元件及佈線,所以可以得到最佳化的面積採用率及較佳的電性。
7 [2 B. j. T) v$ d0 N; c講求高精度的類比電路往往是以全客製化的方式來達成。$ ~9 p0 z* i' g6 g6 F2 ~6 T5 F
' ^5 L/ }- }, r' O5 r
http://www.ntut.edu.tw/~vlsi/86-vlsi/AppendixA/AppA1/AppA1.htm
7 P3 H( I; I6 Y: G& O' n0 m: E$ H3 u" e8 L( }5 b8 ~. x9 Q/ _
希望這個網站可以幫到你
3#
發表於 2008-10-31 13:22:15 | 只看該作者

早期的IC設計

早期的IC設計都是full-custom9 R6 ^7 [  T  H9 a* B' Q
都是從gate-level甚至mos-level開始電路圖
1 i* w: y; `5 m然後layout也是人工畫cell拉線3 ^/ m3 D/ d  O- Z. h- G" m, L& n
你知道更早期layout是先畫在紙上的
4#
發表於 2012-10-1 16:45:01 | 只看該作者
受教了....感謝感謝了
5#
發表於 2014-11-18 17:24:45 | 只看該作者
Full-custom IC design style 全客製化設計/ A: `, C. ?- {) I6 M, n9 D7 L
消耗大量人力資源成本來進行佈線
# u3 N+ Q: n& |. J3 j簡單的比較/ l0 s. x- U5 E, b0 c
                                     Full-custom           Cell-based5 v! q( Q! q3 A$ v; h+ C$ |, K
Automation                        poor                     good- C2 k1 F* e8 n9 \7 g* @
Flexibility                          good                     poor
, g# Z8 E3 a; KScalability                          poor                     good
) p6 M7 K: X$ AArea utilization           can be optimized         poor
4 z6 s: j8 D" E, S- fWoking period                   long                     short; M( @' f; \9 ]+ w  s1 ~: O
number of transistors         small                    large: M" y/ C3 L7 a8 x: ~+ B' e2 q8 J
來源:tw.knowledge.yahoo.com/question/question?qid=1608042312284
6#
發表於 2015-7-1 17:40:28 | 只看該作者
去CIC的網站看吧!!
3 a9 P$ x+ O+ m7 y- K8 ~: a上面有很多資訊!!
7#
發表於 2015-8-22 11:23:21 | 只看該作者
受教了....感謝感謝了Full-custom IC design style 全客製化設計! f) s8 u3 i0 c! |! |5 m) V( S$ \* z4 w, _1 M0 q
消耗大量人力資源成本來進行佈線
# W- C# \3 [6 @% G& O: B+ e# x0 d" y簡單的比較6 V! U
8#
發表於 2021-7-30 08:21:08 | 只看該作者
一般來說
# ]: S( z4 E8 _. }  jverilog流程會稱為cell based流程(數位流程)& K" E* d4 w9 b1 v6 O8 b8 |
full custom流程會稱為類比流程
2 S3 \  ^  T, Z0 z* `因為類比每個元件尺寸都需要嚴格設置
9#
發表於 2022-1-14 10:50:10 | 只看該作者
太好了 剛好也有這樣需求 謝謝分享喔
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-16 05:08 AM , Processed in 0.143518 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表