|
一般定義的數位螢光示波器DPO or 數位儲存示波器DSO:
1 W' x+ j' s; I! K* W) @; x- N Tektronix DPO-72004, 20GHz analog bandwidth, 量5GHz clock or 10Gbps DATA應該OK。
% R6 Y4 L3 o0 G0 r Agilent DSO81304B, 13GHz analog bandwidth, 量3.25GHz clock or 6.5Gbps DATA應該OK。# ~5 t5 Q7 U/ |2 W+ j6 P/ c
" U8 x) ^! g3 C, A4 v9 g; K
至於非光學訊號或multi-level symbol base signal (如PAM4, QPSK等) 的2 level (NRZ) 高速差動訊號有:/ a0 N$ x6 d6 F+ w
IEEE1394b的3.2Gbps。2 F" k/ t1 V5 o
HDMI 1.3的3.4Gbps。
- S0 f1 y6 z! e* x8 H @" M+ z USB 3.0及Rambus XDR的4.8Gbps。
# K: M4 ~1 `/ J, A2 a0 L7 x& l PCI Express 2.0及GDDR5的5Gbps。
- B7 f" V6 g& P5 ?4 X0 ~$ K& g SATA3的6Gbps。- o ?% A1 t; g
通信背板用的6.25Gbps SerDes phy 買得到。5 ]/ w# i- G5 U, m) B
Xilinx Virtex-II Pro-X FPGA的10Gbps收發器每通道有10.3125Gbps的工作速度。
; v6 f4 o4 V% Z h/ J9 H5 n Avago及Conexant的CMOS SerDes目前已經到了12.5Gbps的速度。
; S& s2 U8 ` Y2 o: F, y 而Rambus發表的16Gbps 一兆位元組頻寬技術 (Terabyte Bandwidth Initiative) 也是差動電氣信號用於記憶體晶片bus上, 但是並未展示實體晶片。 |
|