Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 20089|回復: 22
打印 上一主題 下一主題

[市場探討] Open-Silicon選用Virage Logic Core-Optimized IP套件

[複製鏈接]
跳轉到指定樓層
1#
發表於 2006-11-21 16:32:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Open-Silicon 選用MIPS32® 24Kc™ Pro 核心及Virage Logic Core-Optimized IP 套件來開發未來ASIC產品
3 L+ }! I/ g+ Q8 d成熟的商業模式充分發揮MIPS®處理器在效能、彈性及節省成本方面的優勢,進一步擴大客戶版圖
5 u  t- T) I2 H0 j0 R# M( j3 j: S% m
台北訊•2006年11月21日─數位消費性產品/網路/個人娛樂/通訊/商業應用市場業界標準處理器架構與核心的領導供應商MIPS Technologies (NASDAQ: MIPS)今日宣佈無晶圓廠半導體ASIC公司-Open-Silicon採用MIPS32® 24Kc™ Pro處理器核心,針對各種精密系統單晶片(SoC)開發先進的客製化ASIC解決方案,將協助ASIC研發業者簡化IP選擇與整合 。   @/ ~; l" N4 ?( l2 }; F: V, t
7 a, Q* k9 F6 Y
Open-Silicon 所採用的 90奈米(nm) Core-Optimized IP套件,是由MIPS與Virage Logic共同開發。此套件含有 Virage Logic的ASAP記憶體(Area,Speed and Power Memory™)以及 ASAP Logic™ 高速 (HS) IP,為MIPS客戶提供提昇MIPS32處理器效能的專屬IP。  
  F0 g+ [. ~/ k. V" {# I7 G; Q% k# }5 J' z$ O( B! ]% z- K5 o
此外,MIPS與Virage Logic 協助Open-Silicon研發OpenMODEL™,讓Open-Silicon可以取代傳統ASIC開發流程。OpenMODEL能降低風險與成本,並提高最終產品的完整性,讓客戶能取得通過檢驗的處理器IP、製造測試及封裝供應商的資源,使他們在每個研發週期的階段中,根據完備的資訊做出明智的選擇。而Open-Silicon的設計方法,能大幅降低成本,並開發出可靠且可預測的ASIC。
/ d/ `2 y, _$ g# S3 S" y! E+ C8 P5 F6 x3 T5 p
Open-Silicon工程部副總裁Satya Gupta表示:「我們獨特的商業策略達到良好的成效,因為客戶清楚知道可藉此獲得頂級並通過嚴格檢驗的矽智財方案,可大幅滿足甚至超越其設計需求。我們很高興結合彼此的專業技術,讓MIPS 與 Virage Logic加入成長快速的解決方案夥伴陣容。 」
- o, S. a7 b" z# `- W3 l: c. {, ]6 T, R6 [5 }0 T0 m
MIPS Technologies業務副總裁Brad Holtzinger 表示:「Open-Silicon極具吸引力的商業模式,對晶片製造商來說是非常明智的策略,在追求低成本與高度競爭的環境中能成功獲利。我們期盼協助Open-Silicon客戶針對新一代數位消費性產品推動成熟的MIPS-Based™設計。」
2 l; y& c, ?/ V2 b) Y6 p
+ i1 {! A, d2 j( X* |0 @* q0 L$ [關於Open-Silicon
& x6 X8 W" I, r% R$ R, _Open-Silicon是一家無晶圓廠半導體ASIC公司,為全球各地電子產品製造商提供最符合成本效益、可預測及可靠的客製化ASIC解決方案。Open-Silicon的OpenMODEL是半導體產業首款端至端(end-to-end)的客製化ASIC解決方案,採用與傳統模式相比更無縫(Seamless)、低成本與低風險的商業模式,協助業者設計與開發各種精密ASIC。詳細資訊請參考 Open-Silicon的網站www.open-silicon.com! i0 \, J7 ~7 l, V; B
, \/ r- `. e! S' t7 P' {# f7 a
Virage Logic行銷與業務開發部資深副總裁Jim Ensell 表示:「我們很高興和MIPS及Open-Silicon合作,持續為我們客戶提供理想的整合解決方案,協助他們因應高效能系統設計的需求。Core-Optimized IP套件採用台積電90奈米G製程的MIPS32 24Kc核心,時脈速度可達660 MHz,效能遠超過其他廠商的解決方案。 」
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-26 07:26:01 | 只看該作者

中芯國際和 Virage Logic 拓展伙伴關系至65納米低漏電工藝

-- SiWare(TM) Memory, SiWare(TM) Logic, SiPro(TM) MIPI and Intelli(TM) DDR 伙伴關系將中芯65納米低漏電工藝至臻完善
' f/ R+ [9 n1 M5 l
( K' q+ B- z  h+ z0 o! b美國加利福尼亞州弗里蒙特和中國上海2010年5月24日電 /美通社亞洲/ -- 備受半導體產業信賴的 IP 供應商 Virage Logic 公司 (NASDAQ:VIRL) 和中國最先進的半導體制造商中芯國際集成電路有限公司(中芯國際,紐約証券交易所交易代碼:SMI,香港聯交所交易代碼:0981.HK)今天宣布其長期合作伙伴關系擴展到包括65納米(nanometer)的低漏電(low-leakage)工藝技朮。根據協議條款,系統級芯片(SoC)設計人員將能夠使用 Virage Logic 開發的,基于中芯國際65納米低漏電工藝的 SiWare(TM) 存儲器編譯器,SiWare(TM) 邏輯庫,SiPro(TM) MIPI 硅知識產權 (IP) 和 Intelli(TM) DDR IP。這一聯合協議是 Virage Logic 與業界領先的代工廠業務擴展戰略的一個組成部分,也是中芯國際承諾為其客戶提供一個完整的 IP 解決方案的兌現。
+ m9 o8 o" Y- G+ q
/ q3 c/ {. g  B' D" k+ |0 v“作為中國首屈一指的代工廠,我們與 Virage Logic 公司拓展合作伙伴關系將使中芯國際能夠提供更多業界領先的65納米低漏電工藝的半導體 IP,這不僅能滿足來自中國本地的系統級芯片開發人員的需要,亦將助益我們開發全球半導體市場。”中芯國際資深副總裁兼首席商務官季克非表示。“目前我們已經有一些客戶正積極利用中芯國際的65納米低漏電工藝及 Virage Logic 公司相關 IP 進行芯片項目的開發。我們期待持續發展與 Virage Logic 的合作關系,不斷滿足日益增長的市場需求。”5 f2 D  x& q, G- q9 ^( U$ e$ l

0 Q; J, s, C& w" e9 {. F5 N“我們很高興能夠在65納米低漏電工藝方面擴大與中芯國際的伙伴關系。Virage Logic 開發的業界領先的 IP 產品將能夠讓更多的客戶選擇中芯國際作為他們65納米制造的主要供應商,” Virage Logic 公司市場和銷售執行副總裁 Brani Buric 表示。“作為代工廠贊助的 IP 產品計划之一,我們的 SiWare(TM) 存儲器編譯器和 SiWare(TM) 邏輯庫將免費提供給終端用戶使用,中芯國際對此充分肯定其戰略意義。除此之外我們的 SiPro(TM) MIPI 和 Intelli(TM) DDR 標准高速接口 IP 也為用戶提供了一個經驗証的解決方案,使得各地的設計師都能在他們的65納米低漏電設計中選擇世界一流的 IP。”
3#
發表於 2010-5-26 07:26:25 | 只看該作者
關于 Virage Logic的SiPro(TM) MIPI IP
# J9 i+ K8 x# A  ~( s+ x; n& l6 M/ x1 S
SiPro MIPI DSI(顯示串行接口),CSI(攝像頭串行接口)控制器以及物理層 D-PHY,在保証良率的同時,提供性能、面積、功耗的優化方案。SiPro 為移動設備攝像頭和顯示接口提供無縫連接方案,并已通過系統級驗証。該 IP 方案被大量應用于移動 SoC,已在65低電壓工藝經過產品驗証,并可用于40低電壓工藝。 4 h+ q( I; _. q* ?3 N
1 Y( z/ N2 q; V  j4 X/ }* D2 k- ]
關于 Virage Logic 的 Intelli(TM) DDR 接口 IP 解決方案
, Q" r. x$ v- }7 p& y* [( ^2 q) x6 U' L- A; Y
Intelli DDR 存儲器接口產品擁有為 DDR1,DDR2,DDR3提供最好性能,最低觸發時間的智能存儲器控制器﹔最低功耗,最大帶寬的移動 SDR,移動 DDR,低功耗 DDR(LPDDR) 以及 LPDDR2存儲控制器﹔并為 DRAM 提供高速、全數字 DDR SDRAM PHY+DLL 方案以及先進的高可配置型 DDR IO。與模擬方案相比,全數字的 Intelli PHY+DLL 方案最多可節省25%的功耗,并縮小多達20%的面積,為高性能、低功耗應用提供優化的硬核方案。
8 q: S, S0 n7 E& u& Q* B7 J- s6 O- j4 {& q& u! p  ~
關于 Virage Logic 的 SiWare(TM) 存儲器和 SiWare(TM) 邏輯產品 % p4 w2 [; n# r) p- e
4 ]; H- Y& A- d8 p  p" g
于2007年10月首次推出的65nm Siware 產品線,可滿足先進工藝物理 IP 日益復雜的設計要求,目前在40nm 工藝已有超過40家客戶。該產品線能針對先進工藝,提供優化的功耗方案,最大程度降低靜態功耗和動態功耗。Siware 高密度存儲編譯器能產生最小面積的存儲器。Siware 高速存儲編譯器能幫助設計者解決最具挑戰的關鍵路徑要求。工藝極限變量的編譯時間選擇,省電模式,讀寫余量的擴展,超低工作電壓,創新的 at-speed 測試,能幫助 SOC 設計者配置出最優化方案。
4#
發表於 2010-5-26 07:26:31 | 只看該作者
所有 SiWare 存儲器皆完全支持 Virage Logic 公司的 STAR 存儲系統。STAR 存儲系統為該公司的旗艦嵌入式存儲測試和修復系統,可并用于 Virage 邏輯存儲以及內部開發或者其他商業用途。為便利修復,該 STAR 存儲系統使用代工廠開發的存儲 eFUSE 以用于修復署名紀錄的存儲。STAR 存儲系統采用專為先進工藝量身定制的測試算法,以提高產品可靠性及加速產品的高良率周期。: c5 e* N# W& }9 ?
* @+ k1 Y9 P- ~$ |
SiWare 邏輯產品線針對高性能,高密度需求,特別量身定制高性能,高密度標准單元庫。該單元庫包含超過1,100個基礎單元,提供多通道配置以及不同的極限變量,能快速達到時序終止,同時不影響面積和功耗。5 g$ A8 f. K0 @
8 w8 B7 c% h7 q
Virage Logic 的邏輯庫通過對更嚴格的設計規則、更高的可制造性以及更好的電遷移可靠性標准的不斷追求而達到良率的最大化。通過統一均衡的版圖設計,使用非最小化尺寸器件使得局部的變化達到最小,并且其特性可被代工廠相應的抽取環境所精確反映。比如,能夠反映出阱鄰近效應,相鄰電路擴散間距等 DFM 效應。' I; i& ~; V' O" Y

$ ?& W) u! [2 o; L供應情況
' r! }. N8 D5 C/ `% @  ]  L
( q9 W. ]$ k$ K  TVirage Logic的SiWare(TM) 存儲器和 SiWare(TM) 邏輯產品將在2010年第三季度上市。在代工廠 IP 贊助方案的支持下,Virage Logic 將直接授權給代工廠的終端客戶使用。 8 }; K8 N7 b# z; n! l

) L: v* a4 `0 ~" T$ K3 \: PVirage Logic 的 SiPro(TM) MIPI 和 Intelli(TM) DDR 接口 IP 將在2010年第三季度初上市。
5#
發表於 2010-5-26 12:24:51 | 只看該作者
Virage Logic持續擴充一系列通過認證之全然最佳化的音訊編解碼器 強調對ARC®處理器的持續投資) k; F% U0 v+ a( k1 `3 C! b6 F
Sound-to-Silicon為客戶提供一個能同時滿足所有音訊軟體及硬體需求的單一來源方案
- j- J4 S; L9 h9 K
$ Y* D, l8 O5 v+ d7 C( p- U台北 ─ 2010年5月26日 ─ 廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)宣佈擴充通過認證之全然最佳化的音訊編解碼器 (audio codecs),為使用者提供一個支援廣泛的系統單晶片(System-on-Chip; SoC)音訊應用的完整方案。這些編解碼器支援具備雙重乘法累加器(Multiplier/Accumulator; MAC)的AS 211SFX音訊子系統,亦即業界最小且最低功耗的音訊數位訊號處理器(DSP),並已通過完整的認證和測試。Virage Logic的Sound-to-Silicon音訊方案是一套完整的軟/硬體,包括AS 211SFX、多種編解碼器、媒體串流架構 (Media Streaming Framework)、以及得過CES最佳產品獎的Sonic Focus®音效後製軟體。這些音訊編解碼器是以原始碼形式提供,由Virage Logic的音訊專家團隊開發和支援。
. V) _. a, A5 o* D% n! i+ ?; b0 g( y* V2 o% T0 r
Virage Logic處理器、SoC架構與NVM方案事業部副總裁暨總經理Yankin Tanurhan博士表示:「ARC處理器已經是業界第二個最廣泛使用的處理器架構,現在Virage Logic以一系列完整的音訊編解碼器,展現其對於ARC處理器的持續投資。透過此一系列的音訊編解碼器,Virage Logic強化其可攜式和家庭音響市場的Sound-to-Silicon產品範疇,讓我們能夠為客戶提供更強大的音訊及音效能力。」 . h: Q& W) u+ w6 S

1 H; f8 [( ?- W4 x每一種編解碼器都經過完整的最佳化設計,以提供較小的程式碼和資料量、低功耗、低記憶體頻寬需求,並且對於記憶體存取所涉及的高延遲具有耐受性。這些編解碼器遵循標準,具備錯誤容忍度 (error resilient),永遠不會出現鎖住問題,而且能編碼和解碼高品質音訊。所有編解碼器都提供完整原始碼,讓使用者更容易整合到既有的SoC架構和建立進一步的區別優勢。每一個編解碼器都搭配一個test-harness測試工具,可以直接在FPGA、模擬器或矽晶內進行測試。Virage Logic也提供周期精確模擬器(cycle accurate simulation)模型,讓使用者可以在他們各自的SoC環境內快速分析效能,以及媒體串流架構(一種提供統合API介面的輕量streaming-based架構)供使用者快速實作多重編解碼器和複雜的音訊處理使用例,同時維持一個模組化設計。
6#
發表於 2010-5-26 12:26:22 | 只看該作者
立錡簽定Virage Logic AEON® MTP系列 非揮發性記憶體 IP授權 以開發先進類比和電源管理產品
9 i  O; U2 E' u! Z. A) V' C9 X立錡部署Virage Logic的AEON MTP NVM智財技術為PC、汽車和消費性電子應用提供先進電源管理方案 , `1 }0 J! u$ V$ F: T

" m) A" Q0 |0 R( t台北 ─ 2010年5月26日 ─ 廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)宣佈,領先業界的電源管理IC供應商立錡科技(Richtek Technology Corporation)已簽定Virage Logic的AEON MTP (Multi-time Programmable)系列非揮發性記憶體 (non-volatile memory; NVM) IP授權。立錡選擇Virage Logic AEON MTP NVM IP的理由包括: 4 q4 P7 \* u3 ?6 b& q* {( f: b
5 Y5 q& ?7 D. [* D; x
●AEON MTP能支援包括高電壓和BCD製程等類比製程節點。
- M$ X1 I8 ^# y! d● AEON MTP能提供類比和電源管理應用所要求的領先業界的效能與可靠性。
. Y- F% m3 ]) a3 p# Q3 c" Z. {● AEON MTP可程式NVM能讓先進功能增加到類比和電源管理IC。 ' V( R* B# o) C

4 B5 A0 u4 y" T# g) e% S! X7 x9 R根據北京美信志成諮詢公司調查,市場對於電源管理晶片(power management chip; PMC)的需求,特別是中國市場,非常強烈且持續成長。該市場研究公司去年發佈的一項報告預測,中國Internet和電話基礎設施設備的PMC市場將呈現25%年複合成長率(CAGR)。該公司同時也預期消費性數位產品將因為較短的設計周期而呈現強大需求。
7#
發表於 2010-5-26 12:26:43 | 只看該作者
根據IC Insights調查,立錡是2009年台灣6家名列全球前25大無晶圓廠IC供應商的公司之一。立錡技術工程副總監蘇宏德表示:「我們選擇Virage Logic因為該公司的品質備受業界肯定,也符合我們的效能與成本目標。其他吸引我們的因素包括支援Bipolar/CMOS/DMOS (BCD)製程,這讓我們可以採用標準CMOS製程將非揮發性記憶體IP與高電壓元件整合到一顆單一IC,不需要額外的光罩與製程步驟。一項額外的效益在於可以從IP模塊本身產生所有必要的高電壓。」
) S& d1 B- ~) e1 W' M* I- w
* a' o' c" t! }4 J! R0 y- T( k; IVirage Logic公司NVM產品行銷總監Craig Zajac表示:「我們很高興領先全球的電源管理IC設計公司立錡選擇我們的AEON MTP系列NVM IP。由於Virage Logic的NVM IP產品線能在高達150oC的溫度下作業、還能提供100k寫入周期(write cycle)和10年資料保存,因此像立錡這樣的客戶就能安心的使用於需求最嚴苛的設計中。」
4 T9 s7 [  @, R8 l4 Q
5 q/ s4 w+ c0 C3 }3 {關於AEON MTP NVM; l$ y& p: a4 m! G' o2 M5 b
6 u1 B, x! A" u4 f8 q
AEON技術已授權給所有晶圓代工大廠,除了從250奈米到60奈米標準CMOS製程之外,也針對電源管理和高電壓應用提供最佳化Bipolar/CMOS/DMOS (BCD)製程。Virage Logic的AEON產品都相容於標準CMOS製程,而且就RFID應用的功耗和電源管理的溫度範圍而言都是領先業界的解決方案。Virage Logic嵌入式NVM支援8位元到16k位元,也已通過65奈米低功耗邏輯CMOS製程(2.5V IO選項)驗證。 0 j6 _! j  C7 ]+ u/ T) W

# G. ~2 I5 {5 X7 t% [& OVirage Logic的嵌入式NVM產品線能在晶圓測試時進行100%電子測試,而且能避免一次可程式(one-time programmable; OTP)方案可能的昂貴程式設計錯誤。其最佳化設計提供了充裕的製造與作業彈性,可以在晶圓測試、封裝後、或者現場進行最終調校。再者,相同的IC可以透過調校和組態設定,於出貨前的最終測試實作不同的功能。Virage Logic備有完整的產品特性與驗證資料供索取。
8#
發表於 2010-5-27 14:11:04 | 只看該作者
中芯國際和Virage Logic拓展合作關係至65奈米低耗電製程 合作關係將使中芯65奈米低耗電製程至臻完善
9 X# k6 `2 ^; O6 i4 J+ D, v) d! m5 n2 D4 D, R, M
[美國加州、台灣台北、中國上海聯合發布] – 2010年5月25日 – 備受半導體產業信賴的IP供應商Virage Logic 公司 (NASDAQ:VIRL)和中國最先進的半導體製造商中芯國際IC有限公司(中芯國際,紐約證券交易所交易代碼:SMI)今天宣佈雙方長期合作關係擴展到65奈米的低耗電(low-leakage)製程技術。根據合作協議, SoC設計人員將能使用Virage Logic所開發的,採用中芯國際65奈米低耗電製程的 SiWare Memory記憶體編譯器、SiWare Logic元件庫、Intelli DDR智財IP和SiPro MIPI智財IP。這項聯合協議是Virage Logic與業界領先的晶圓代工廠業務拓展策略的一部分,也是中芯國際實踐為客戶提供完整IP解決方案的承諾。  
6 b9 g" R  v% p* ~4 L' l
3 B% M4 {$ }) c中芯國際資深副總裁兼首席商務官季克非表示:「身為中國首屈一指的晶圓代工廠,我們與Virage Logic公司拓展合作關係將讓中芯國際能提供更多業界領先的65奈米低耗電製程的半導體IP,這不僅能滿足來自中國本地的SoC開發人員的需要,也將協助我們開發全球的半導體市場。目前我們已經有一些客戶積極利用中芯國際65奈米低耗電製程及Virage Logic公司相關IP進行晶片專案的開發。我們期待延續與Virage Logic的合作關係,繼續滿足日益成長的市場需求。」
! ^( e% u9 \& `6 `% z( w
( X+ M% T0 s0 r% t( ], i7 BVirage Logic公司行銷業務執行副總裁Brani Buric表示:「我們很高興能在65奈米低耗電製程上擴大與中芯國際的合作關係。Virage Logic開發的領先業界的IP產品將能讓更多的客戶選擇中芯國際作為他們65奈米製造的主要供應商。我們的SiWare Memory記憶體編譯器和SiWare Logic元件庫是晶圓代工廠贊助的IP產品計畫之一,將免費提供給終端用戶使用,中芯國際也充分肯定其策略意義。除此之外,我們的標準高速介面IP也為用戶提供了一個業經驗證的解決方案,使各地的設計工程師都能在他們的65奈米低耗電設計中選擇世界一流的IP。」
9#
發表於 2010-6-4 11:23:23 | 只看該作者

Virage Logic 推出新款Sonic Focus PC音效強化IP

華碩將Sonic Focus PC內建於自行開發的SonicMaster技術中,以近乎實況演奏的聲場環繞聽者
1 W* U6 U' i; k" ]
6 C: ^. v: d9 z8 q/ \台北 ─ 2010年6月4日 ─廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)宣佈,領先全球的最高品質主機板和筆記型電腦供應商華碩(ASUSTeK Computer: 2357.TW)已簽定Virage Logic的新款Sonic Focus PC音效強化IP授權。包含新款Sonic Focus PC的Sonic Focus音效軟體產品線將搭載於華碩新的N43、N53、NX90和N73筆記型電腦,當成華碩獨家SonicMaster音效套件的一部份;SonicMaster是華碩和音響大廠Bang & Olufsen ICEpower®合作開發的技術,提供豐富的硬體和軟體音效強化能力。Virage Logic的Sonic Focus IP讓搭載SonicMaster技術的華碩筆記型電腦音響品質更加無懈可擊,以領先業界的音效能力提供一個近乎實況演奏的臨場聽覺經驗。
) x( z. y7 f! w) J) J7 c/ P. ~: G0 ?9 D* q3 }
華碩金耳朵技術總監黃賴熙表示:「華碩獨家SonicMaster技術,搭載於NX90筆記型電腦,今年一月份在拉斯維加斯CES首度公開,而Virage Logic的Sonic Focus音效強化IP則是其獲得一致好評的功臣。Virage Logic的Sonic Focus PC是我們完整SonicMaster音效強化技術的一部份,現在也搭載於我們的新系列筆記型電腦,包括N43、N53和N73。SonicMaster採用大尺寸的共振箱和特別配置的揚聲器,解決以往筆記型電腦普遍存在的音響缺陷問題,讓筆記型電腦不再出現震動或可察覺的音訊失真。再者,新Sonic Focus PC音效強化IP也讓華碩SonicMaster技術筆記型電腦的音響空間和動力衝擊更加優化,讓消費者聽到的都是忠實反映藝術家原始內涵的聲音和環場感。」
10#
發表於 2010-6-4 11:24:10 | 只看該作者
Virage Logic處理器、SoC基本架構與NVM方案事業部副總裁暨總經理Yankin Tanurhan博士表示:「我們很高興為越來越多的華碩筆記型電腦使用者提供下一代的Sonic Focus PC音效強化IP。Virage Logic 的新款Sonic Focus PC提供最好的音效後製軟體,為聽眾提供他們在傳統產品上喪失的音響再生品質,呈現一種沉浸真實臨場的聽覺經驗,而且即使長時間聆聽也不會像競爭PC音效技術方案那樣,造成使用者聽覺上的疲乏。華碩選擇Virage Logic的Sonic Focus PC做為另外三款筆記型電腦產品之SonicMaster套件的一部分(結合Bang & Olufsen ICEpower音響再生系統),反映出華碩對音響品質的重視程度,也反映出華碩以音質做為產品區別優勢的策略。」/ W8 i$ ?  Z$ P; ]2 Z

+ ^- a: N8 P" S5 o, o7 b3 q市場研究機構Jon Peddie Research公司總裁Jon Peddie表示:「2009年,全球9,600萬人為了娛樂目的而購買PC。大多數PC製造商已將重點放在視覺經驗的強化,而像華碩這樣創新的製造商則了解音響經驗的豐富也具有同等或甚至更大的競爭區別性。今天每一台出廠的筆記型電腦都在狹小的機箱內鑲入很小的揚聲器。結合Virage Logic Sonic Focus PC的華碩SonicMaster是唯一能夠補償這些缺失的音效強化方案,產出一個近似更大型家庭劇院系統般的聽覺經驗。」
0 v3 e  K. u/ {* {& V# y: f4 A6 f  K/ h) v3 n# ?$ e
搭載SonicMaster的ASUS N系列筆記型電腦( m  D  x9 O) s* _; {

2 ]) a, R3 \* C1 u& H新的N系列筆記型電腦搭載結合Virage Logic Sonic Focus PC IP的SonicMaster技術,代表多媒體PC的新世代先驅平台。N系列包括N43、N53和N73等,配備華碩與Bang & Olufsen ICEpower®合作設計的喇叭和機箱,以及全新的USB 3.0介面,提供比今日USB 2.0 介面快10倍的資料傳輸率。下一代N系列筆記型電腦的核心是i3、i5和i7 Intel Core™處理器,提供無與匹敵的運算效能。
11#
發表於 2010-6-25 13:37:19 | 只看該作者
Virage Logic針對ARC®處理器核心發表Open Source GNU與Linux Toolchain重大更新( l% A+ {$ A# y
新版本針對Virage Logic的ARC處理器架構實施全面最佳化,讓客戶能取得最新的開放來源社群更新 * L- Y7 ?. G* D, d
* D; G& N  e3 D" ^9 H; [
台北 ─ 2010年6月25日 ─ 廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)繼續投資ARC處理器產品範疇,並宣佈推出支援所有ARC處理器核心的ARC GNU 2.3 Toolchain,以及支援ARC® 750D處理器的ARC Linux 1.3作業系統。新套件包含ARC 750D處理器的ARC Linux 2.6.30作業系統核心,以及適用Virage Logic所有ARC處理器核心並採用GCC 4.2.1版本的ARC GNU Toolchain。Virage Logic將持續定期更新ARC開放來源工具套件(ARC Open Source Tool Suites),讓ARC GNU和Linux工具可以隨時跟得上最新的標準遵循。所有ARC開放來源工具都可以在www.SourceForge.com免費下載。
* h8 M( |9 p2 u6 x3 J
3 D  a/ }& a. P5 C  Virage Logic處理器與SoC方案產品行銷總監Mike Thompson表示:「全球對Android都熱情的支持,這也重新點燃軟體開發業者對於Linux和GNU的興趣。在這樣的發展趨勢下Virage Logic致力維護ARC處理器的GNU和Linux支援,讓客戶在為特定應用尋找開發工具時能有更多的選擇。」
5 r2 F+ \- R6 R" C2 ?$ L' x2 O! g0 i1 s; d+ z1 G" B  R9 N
  ARC GNU和ARC Linux Toolchain都是具備專業品質的產品,已通過廣泛社群測試套件的徹底驗證。這些工具擁有Virage Logic支援,並已實施最佳化設計,能發揮ARC處理器架構的完整優勢。Virage Logic能在ARC指令集模擬器(ARC Instruction Set Simulators)之上支援ARC開放來源工具,因此開發業者能早在矽晶推出之前就展開軟體開發。
12#
發表於 2010-7-1 13:43:27 | 只看該作者
Virage Logic 持續強化半導體IP方案 推出全新處理器周邊核心+ B0 X# Z% X: M5 g0 T' z; A
首度展現NXP智財技術,完美整合Virage Logic的ARC®處理器與介面智財產品' f) I/ ~3 I5 J( N

4 i  P9 E( q  b# {台北 ─ 2010年7月1日 ─ 廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL) 宣佈進一步擴充目前已相當完備的半導體智財(IP)產品範疇,推出全新的處理器周邊智財,包括UART、USART、GPIO、SPI、I2C、General Purpose Timer和Watchdog Timer核心。這些業經生產驗證的核心產品,是Virage Logic於2009年11月併購NXP公司先進CMOS IP產品線之後的第一項貢獻。這些新核心搭配測試工具(協助簡化SoC驗證)和軟體驅動程式(簡化處理器程式開發)以加速系統單晶片(SoC)的開發程序。在這些新核心推出之後,Virage Logic計畫在今年稍晚陸續發表一系列相關產品。  . _5 A) }* H' A% x+ f+ }8 o# _
# J& K# l. B5 }* e
Virage Logic處理器與SoC方案產品行銷總監Mike Thompson表示:「自去年底併購NXP處理器周邊事業群以來,我們投注許多心力將所有業經矽晶驗證的元件予以產品化。這些新核心的推出,彰顯了Virage Logic不斷擴充的產品範疇,也讓我們成為業界單一來源最值得信任的IP供應商。Virage Logic今年下半年將推出一系列子系統與基礎設施IP,隨著我們不斷擴充的能力,我們能為今日SoC設計業者提供更多的整體解決方案的選擇,協助他們克服越來越具挑戰性的上市時程和利潤目標。」
9 E/ a- E+ v' ~3 _  a
9 G5 |7 N, G. s6 w市場研究機構Semico資深市場分析師Richard Wawrzyniak表示:「隨著IP再利用率的提高,使用於每一項設計的IP模塊數量也跟著增加。這些IP模塊有越來越多是用在通訊介面、類比模塊等非CPU或記憶體功能上。這個趨勢最大的發展助力也許來自一個簡單的事實,設計業者為了能夠準時完成他們的設計,必須採用他們熟知的IP、也必須尋找可信任的IP供應商。」
13#
發表於 2010-7-1 13:44:54 | 只看該作者
這些新周邊核心與Virage Logic已位居領導地位的一些市場區隔需求非常契合。其中之一就是快閃記憶體,Virage Logic的ARC處理器在USB快閃記憶體市場擁有最大佔有率。WiFi則是另一個主要市場,Virage Logic的ARC處理器在目前的筆記型電腦和小型筆電WiFi控制器市場中也佔有相當大的比例。再者,這些周邊也讓Virage Logic的ARC處理器方案在8051汰換市場中更具吸引力,Virage Logic特別針對這塊市場主打最新發表的ARC® 601處理器。
& O( m; U" u6 ]% w2 C9 t7 R% Q. x! |
關於Virage Logic新處理器周邊智財

Virage Logic的首批處理器周邊智財包括七種產品:

l二款串列介面核心

-I2C (Inter Integrated Circuit Interface)

-串列周邊介面(Serial Peripheral Interface; SPI)

l二款UART通訊核心

-通用非同步收發器(Universal Asynchronous Receiver and Transmitter; UART)

-通用同步非同步收發器(Universal Synchronous/Asynchronous Receiver and Transmitter; USART)

l一個I/O (Input Output)介面核心

-通用輸入/輸出(General Purpose Input Output; GPIO)

l二個計時器核心

-通用計時器(General Purpose Timer)

-看門狗計時器(Watchdog Timer)

供貨時程

處理器周邊智財核心現在開始供應,授權條款和價格資訊請洽詢Virage Logic業務代表。
# F# M# s2 X! y- |! Z/ K3 d* |, j/ m8 {/ @4 k1 C

14#
發表於 2010-7-23 08:05:53 | 只看該作者
中芯國際與Virage Logic擴展夥伴關係至40奈米低耗電製程技術
) d6 b& L7 E  d3 e8 M6 ^5 O這項夥伴關係將為SoC設計人員在中芯國際廣泛的奈米製程上 提供Virage Logic高度差異化的矽智財
  _8 a6 c! i6 [0 N; K/ V' s5 I; R
台北 ─ 2010年7月22日 ─廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)與中國最先進的半導體製造商中芯國際(SMIC; NYSE: SMI and SEHK: 0981.HK),今日宣佈擴展其長期合作的夥伴關係至40奈米低耗電 (low-leakage) 製程技術。Virage Logic與中芯國際從最初合作的130奈米製程開始,便努力為雙方的共同客戶提供高度差異化的矽智財(IP) ,以及中芯國際的90奈米及65奈米等廣泛的製程技術。根據最新協議,系統單晶片設計人員將能在中芯國際的40奈米高階低耗電製程中,使用Virage Logic的SiWare™ Memory記憶體編譯器、SiWare™ Logic邏輯庫、SiPro™ MIPI與Intelli™ DDR IP。此外,這項新協議中的關鍵之一也讓中芯國際能夠使用Virage Logic先進的STAR™ Memory System記憶系統和STAR™ Yield Accelerator產量加速工具,以加速40奈米低耗電製程相關技術的開發、測試、及產量的提升。
15#
發表於 2010-7-23 08:06:01 | 只看該作者
中芯國際資深副總裁兼首席商務官季克非表示:「身為中國首區一指的半導體製造領導廠商,中芯國際與Virage Logic夥伴關係的拓展,不僅將能針對中國SoC開發商,還能因應全球半導體市場的需求,提供應用在我們40奈米低耗電製程上之業界領先的半導體矽智財(IP)方案,」同時,他還指出:「中芯國際正採取積極措施以強化提供客戶先進技術的能力,目前已經有一部分的客戶運用我們65奈米節點的製程方案進行晶片項目的設計開發。因此,與Virage Logic新的IP協議,將能協助我們提供這些客戶移轉至40奈米製程更簡單的途徑。隨著中芯國際事業的不斷成長,我們期待與Virage Logic之間長久的合作關係,能夠滿足日益增長的市場需求。」
$ x9 O  I3 I; c, y# l+ U) E
& s6 `* d: m& `# dVirage Logic行銷業務執行副總裁Brani Buric表示,「我們很高興與中芯國際擴大合作夥伴關係,我們的合作從最初的130奈米技術延續到現在的40奈米低耗電製程。藉由提供Virage Logic業界領先的全方位矽智財(IP),將協助中芯國際成為客戶首選的需求供應商。這次的聯合協議是Virage Logic藉由結合業界領先的晶圓製造廠商持續擴展IP事業的策略之一,同時,也是中芯國際為客戶提供完整矽智財解決方案的承諾。」
16#
發表於 2010-7-23 13:51:26 | 只看該作者
金麗科技為新一代系統單晶片選用Virage Logic全數位Intelli™ DDR3 PHY; i) k% R; F3 \
Virage Logic的自動建構校正全數位DDR 3 PHY 將協助金麗科技最佳化65奈米製程的上市時間 , d! B+ L; z* f) F; P
' d: b) l# M+ Z1 Y9 g6 q
台北 ─ 2010年7月23日 ─ 廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)今天宣佈,位於台灣新竹的金麗科技(RDC Semiconductor) 選擇採用Intelli全數位自動建構校正(correct-by-construction)的DDR3PHY+DLL來開發新一代RDC IAD處理器平台,此平台主要鎖定數量龐大的網路應用消費性電子市場。採用65奈米製程技術,Intelli DDR3 PHY+DLL解決方案讓金麗科技得以符合DDR3介面所要求的1.6 Gb/s數據傳輸速率,且所消耗的功率及體積皆較傳統類比方案為少。Intelli DDR3 PHY+DLL解決方案提供一種半客製化方式,以此方法,金麗科技可定製實體層的尺寸,針對特定市場應用提供最佳的記憶子系統。  
# `, P2 I6 X  b  m# H7 q: }/ Q& S0 v
金麗科技鎖定消費性電子這個成長最快速的市場之一。根據研究單位Strategy Analytics的報告指出,網路應用產品的出貨量於去年成長79%,總計達3,200萬台,且預估此市場在今年將持續成長。英國研究單位Milton Keynes指出,此市場的推升力道主要來自北美和西歐。在美國,包括AT&T Mobility,Verizon Wireless和Sprint Nextel在內的電信業者已開始補貼網路應用產品(搭配為期兩年的行動數據資費方案),並在零售通路中銷售此類裝置。
% a  f( p/ [1 t- @1 k8 f) e: v5 F
如此一來,包括智慧型電話和數據卡在內,具有內建廣域無線通訊功能的網路產品已加速催化行動數據流量的成長。搭配兩年期數據資費方案,電信業者銷售這些網路應用產品的價格約介於150美元和200美元之間。 & k: [- N8 Z+ _9 a4 H3 m
1 c( E3 i# i# r
「我們很高興金麗科技選擇Virage Logic作為他們在網路應用系統單晶片上的設計。」Virage Logic副總裁暨處理器、SoC基礎架構、特殊應用智財(ASIP)及非揮發性記憶體(NVM)解決方案事業群總經理Yankin Tanurhan表示:「除了效能,功耗以及佈局面積外,Intelli DDR2/3 PHY+DLL的吸引力還在於它擁有系統層資訊,能提供自動化功能,以信號標記矽晶片、封裝和/或電路板設計及製造過程中的潛在變化。」
17#
發表於 2010-7-23 13:51:55 | 只看該作者
「Virage Logic的解決方案為金麗科技帶來很大的幫助,因為我們必需在極短的時間內滿足市場需求,」金麗半導體行銷部部經理蔡昆穎認為Virage Logic的DDR2/3 PHY+DLL無論是在尺寸、功耗和效能上都能符合金麗半導體新一代單晶片的需求,「而且採用65奈米製程,正是我們的技術團隊針對此設計所採用的晶圓和製程技術。考量各種因素之後,我們毫不猶疑就選擇與Virage Logic合作。」
2 i& {' j- I4 E3 M' D3 _* c/ l+ V$ s) I& ^7 U3 e4 p
關於Virage Logic Intelli DDR2/3 PHY+DLL
2 l  z3 W" v4 `% s! Z8 b
1 J) i9 F2 [: g對於需要記憶體介面提供高效能,同時也需能達到最小佈局面積的ASIC和SoC設計人員而言,Virage Logic的Intelli PHY+DLL正是彈性且先進的DRAM實體層介面解決方案。Intelli PHY+DLL支援標準SDRAM及DDR SDRAM,以及每種類型的各種標準,包括單倍數據速率JEDEC標準的SDRAM和行動式SDRAM(Mobile SDRAM)、雙倍數據速率JEDEC標準SDR、DDR1/2、 DDR2/3、 DDR3、 Mobile SDR、 LPDDR和LPDDR2 DRAM等。 / _: \7 ?; w# G; z+ i& W' h; J

( |, Q- x# Z) L& r- s6 sIntelli PHY+DLL的設計可輕易整合,並包括了DQS (Data Queue Strobe,數據佇列選通)抗干擾(squelch)等許多功能。此解決方案的DLL部分為全數位化設計,可輕易進行整合、測試,支援,與移植至新的製程技術上。此數位解決方案也提供較低的功率、較小的晶片體積,以及傑出的溫度和電壓變異控制,並針對極低抖動的運作降低雜訊抗擾性。 ) ]( @0 b2 C7 ?
5 a( J6 z$ E+ `5 h% J5 k; v& F
Intelli DDR 2/3 PHY+DLL為全數位PHY+DLL解決方案,提供必要的高效能和解析度,以符合DDR3介面解決方案所要求的1.6 Gb/s數據傳輸速率。此全數位PHY+DLL解決方案可為各種不同的技術帶來最大的可攜性,且功耗及佈局面積皆較傳統類比方案少。
18#
發表於 2010-7-27 15:36:30 | 只看該作者
VIRAGE LOGIC推出全新雙核心處理器 ARC® SOUND AS221BD鎖定藍光市場
9 \# o, T& P; L. J5 S3 \完整的高傳真Sound-to-Silicon音訊解決方案內含藍光軟體 可實現低成本和低功耗系統單晶片 - g7 L0 M  P" Y
4 j  }, Y/ {, x3 y' w+ Z; T& e2 z
SOC高峰論壇 – 台北 – 2010年7月27日 –  廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)宣佈推出用於高傳真音訊系統單晶片(SoC)的全新ARC Sound AS221BD雙核心處理器,主要鎖定藍光(Blu-ray) Disc 7.1聲道192 kHz/24-位元輸出高傳真音訊處理應用。此新產品讓Virage Logic的Sound-to-Silicon垂直整合音訊解決方案得以擴展至高傳真領域,其中並包含完整的軟體堆疊,提供所有需要的編解碼工具、媒體串流架構,以及藍光使用案例。AS221BD雙核心處理器,擁有完整藍光軟體堆疊運作所需的全部記憶體,採用65奈米低功耗製程,佈局面積為僅有0.81mm2,為其他產品尺寸的二分之一。 此處理器的功率效率約是現有解決方案的1.5至3倍。此一高效能AS221BD於350MHZ提供3.5GOPS定點運算能力。結合軟體和硬體,此高傳真Sound-to-Silicon解決方案易於整合,相較於部分授權或完全自行開發解決方案,如此可大幅縮減少客戶上市時間和開發成本。
5 |2 O" k  U" F4 K
, ~* M% }5 S# L1 {「鎖定藍光光碟和高傳真音訊SoC的雙核心AS221BD是由Virage Logic所提供的全新ARC處理器,」Yankin Tanurhan博士為AS221BD的推出感到相當興奮,他是Virage Logic副總裁暨處理器、SoC基礎架構、特殊應用IP(ASIP)及非揮發性記憶體(NVM)解決方案事業群總經理。「藍光光碟和高畫質電視廣播讓消費者得以享受高傳真音訊內容,因此業界必需建置全新範圍的音訊SoC以提供支援。Virage Logic的完全整合解決方案能讓SoC設計人員將高傳真音訊帶進新世代晶片,這些晶片用於機上盒(STB)、數位電視、藍光播放機/錄影機、網路媒體伺服器、網路連接儲存裝置及有線/無線音訊傳輸市場。我們特別以AS221D為榮,因為這是Virage Logic於2009年11月收購ARC後首次推出的核心處理器。」
3 ]0 E8 ^8 r: e. c8 ]0 a+ p% \
" q  u5 w% c" M4 U關於Virage Logic的高傳真Sound-to-Silicon解決方案, |: h; H! [9 c1 i* ^

8 n# e0 w" t9 B5 b7 q7 C藍光已為新世代音訊子系統訂定標準,需處理的媒體串流音訊內容為24位元、7.1-聲道,192kHz, 23.5Mbits/s,運算複雜度是CD音質音訊的75倍。新推出的高效能雙核心AS221BD處理器能在300MHZ以下的最差使用情境中運作,且功耗極低。相較於單核心系統,雙核心系統能以極低的時脈速度運作。每一個核心具有雙重16x32和24x24 MAC(多媒體接取控制)、浮點加速選擇以及快速同步。此強大的硬體引擎支援廣泛的高傳真音訊軟體,可簡化完整藍光解決方案的實作。Virage Logic開發及支援的此產品線包括以下:
19#
發表於 2010-7-27 15:38:24 | 只看該作者
Virage Logic擴充半導體智財產品範疇 推出已經矽晶驗證的SiANA™ Analog IP% n( C! V6 q. x/ D5 `+ ?5 Y& I
SiANA類比智財建立在NXP驗證的經驗基礎上,主打多媒體和通訊智慧型裝置設計
# E- `) X, }6 |% N, y
% l7 k* f4 h) q  W$ J0 O台北 ─ 2010年7月27日 ─廣獲半導體產業信賴的智財夥伴Virage Logic公司(NASDAQ:VIRL)宣佈擴充其廣大的半導體智財產品範疇,發表業經矽晶驗證的SiANA類比智財元件,以支援建構多媒體消費性電子裝置。SiANA智財元件包括時脈訊源、資料轉換器和感應電路,提供針對台積電40、65和90奈米低功耗製程設計且已經產品驗證,同時具備面積效率和高效能的智財方案。這項新智財產品提供必要的建構單元,支援一般用途系統單晶片(SoC)實作,以及多媒體與通訊應用的精準子系統。
5 L/ r- X# n/ W- s  k- B9 {& f1 @8 v- U6 |; |4 M3 b
Virage Logic類比方案事業單位副總裁暨總經理Joshua Rom表示:「全新SiANA類比智財產品的推出,讓Virage Logic能開始為廣泛的多媒體和通訊類比系統供應必要的建構單元。這些方案包括適用於2.5G、3G、GPS、DVB-T、DVB-H、S-DMB、WiFi、WiMAX、WHDi-1.5、WiBro、其他電話與資料通訊,CD品質音訊、RGB、色差、S-video以及合成視訊應用的類比IF介面。由於這些智財元件最初是由NXP和Philips Electronics的研發團隊開發,因此已在廣泛的製程節點獲得產品驗證。」Rom並指出:「客製化是類比智財事業的重點,因此我們提供整合且強化的類比前端模塊,供應一個適用於音訊、視訊或IF系統方案的單一GDSII。」 ! h$ d2 Q" Z. J5 |9 d4 E! z

1 \2 ^+ X1 j# [& ?- f' A台積電設計基礎架構行銷資深處長莊少特表示:「我們在2007年指定Virage Logic成為我們40奈米製程節點的初期開發夥伴,也和該公司密切合作以確保初期採納這項製程技術的客戶能夠取得高品質的智財方案。已經矽晶驗證且完整的40奈米類比智財產品線供應,突顯我們與Virage Logic之間的長期夥伴關係將能夠讓雙方的共同客戶受惠。」
20#
發表於 2010-7-27 15:39:21 | 只看該作者
Semico Research公司ASIC與SoC資深分析師Rich Wawrzyniak表示:「Virage Logic客戶受惠於一個擁有已經矽晶驗證之單一而廣大智財方案供應商所帶來的便利性,能夠協助他們加速SoC開發。現在,Virage Logic原有的記憶體相關智財技術範疇已延伸到涵蓋類比功能性。從設計角度而言,能夠從單一來源獲得更多具備高區別優勢的智財方案,將有助於縮短針對每一個SoC需要的其他功能尋找和驗證其他智財廠商所耗費的時間。再者,一旦過了初期授權階段之後,單一來源也有助於更有效解決設計團隊向智財廠商取得支援功能的需要。從一個單一來源取得更多樣化之高效能智財技術,將能提升SoC設計團隊的效率,因為他們能夠專注於設計工作而不需要耗費時間尋找符合他們需求的正確智財。」
( Z" Q* @" [" U" O; }6 v. j- P" m; }! U8 S# s7 ^1 E8 r5 O
Semico Research調查顯示,類比智財市場在2009年第四季終結上半年的負成長,呈現7.0%的成長率。Semico相信,類比智財市場在2010至少將比前一年成長15.0%,並且將繼續展現強勁的成長直到2015。複雜SoC設計採用類比智財情形的增加,可以歸因於這些矽晶方案持續朝超越單純數位功能設計的需求趨勢,以及為了更完整的和具有類比本質的外在世界建立介面。擁有強大類比產品範疇的智財公司,對於SoC設計團隊而言越來越具有價值,因為設計者必須增加更豐富的類比功能以因應市場對其矽晶方案的需求變化。 % x) S: J  b7 J1 N0 q: k
7 Z) B+ \+ O- G) l* Y4 f
關於Virage Logic SiANA類比智財( b+ d8 t7 @+ T3 v/ _8 h, p( r
5 l  U% O! t" c) f1 D) j7 p
SiANA類比智財是以一個具備高度再利用能力的產品範疇為基礎,最初由Philips Electronics開發,後來轉移到NXP,現在則成為Virage Logic的一部分,這些智財特別針對低功耗應用和小晶粒面積實施最佳化設計。SiANA類比智財提供包括低功耗和成本效益方案,非常理想的符合下述市場區隔需求:
% g7 Z% z% K1 Z; P
1 }% q  [  a* q+ ul          消費性電子,例如數位電視、機上盒、MP3播放機。3 d6 x  m3 t1 A- |
l          電腦,例如TV tuner電視卡。
! n) c) h% v* E( U# X  n6 ^l          電信,例如2.5G、3G、GPS、BT、DECT、TVoM、WiMAX和WLAN的應用引擎和基頻介面。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-17 01:33 AM , Processed in 0.147518 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表