|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
: y% B; r" {7 D& v v+ t6 ~ `* y. f( {
我有看過一篇paper模擬 LDO 的PSR (power supply rejection)
4 P, t( l: e' ]$ q. @3 U5 `/ a跟OP的PSRR 不太依樣% c$ Z+ Z% s8 Y2 a
主要是差在PSR = Avdd = vout/Vdd
; {3 e1 G; W$ K, T& k% x PSRR= Ad/Avdd
# M( T# |3 D4 Z; r8 z看他的定義是什麼
# k( g: u( D4 [4 u+ c7 ?2 ~5 k: y! G有些電路並沒有像OP輸入端的增益Ad
1 ` v# U+ I6 N例如 LDO , Bandgap ..等
7 g% p/ w; j: O% h7 x8 k, K$ Q9 n所以只能測量 其power supply rejection (PSR)3 l q) z1 _3 U
電路測試方法跟上述是一樣的8 f$ e4 g; T! ~: g
2 W8 Q1 x) n) z- @. I" }vcc vcc gnd 1.8 ac 1
7 o K, E6 q: t& a4 K+ `6 ~% |; h.ac dec 500 0.01 200meg
% r$ J) S1 Y% c4 v' h! N+ c.probe ac vdb(vref) |
|