Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6757|回復: 11
打印 上一主題 下一主題

[問題求助] 有關於op組成之bandgap的line regulation問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-6-23 16:02:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我是使用下圖這種架構組成bandgap, A, L' @; M* `% ^" O

. [% o6 [3 f, T% ]3 F% i/ a, b下面這張圖是我跑出來的結果
# ?) M, H. z* s; _9 {6 t: y6 Y  L3 q
我的問題是有關於vdd vs vref的掃瞄在1v附近會有overshoot的情況
; S9 R+ [( l2 f! f想請教各位前輩這種問題該怎麼解決 , 這問題卡了我很久* ^1 B+ P. B# R2 H
在架構圖上M3,M4的Drain電壓約在0.75V
* `4 m  u; f4 \# k5 n; s& L; w  u" i; dOP輸出電壓約0.98V
- ^  s( d6 ?0 f  A6 [# wOP兩端的輸入電壓約0.1V3 [5 l$ d. c; \; V' `2 F
煩請指教!謝謝

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-7-7 11:27:30 | 只看該作者
這個圖的意思是, 你的電路至少要到Vdd=1.3V才會正常工作!!4 u# H7 A; R' `( q) O( a
你可以試跑一個transient, Vdd慢慢從 0V ramp起來, 看爬到幾伏時Vref 開始settle
. h& X$ F" U6 R# l% \6 a' `事實上從你提供的資料, 假設OP out要工作在0.98
3 F7 f$ F6 }: z那至少要再加一個Vth才能讓上面那排PMOS mirror turn on, 以此可推算你所需的Vdd!
# _9 d$ c) D2 L1 ]) m$ J* Rgood luck!

評分

參與人數 1Chipcoin +2 收起 理由
frank822 + 2 thanks for your response

查看全部評分

3#
 樓主| 發表於 2010-7-11 19:48:16 | 只看該作者
再請教一個問題 , 我想試著調整opamp的輸出電壓卻一直降不下來0 D2 f5 J: i# Z/ c
目前opamp結合上bandgap電路 , 也就是M3~M5的閘極電壓都維持在1v
: w' W/ ~$ S& @+ @8 W6 P想請教各位前輩有甚麼方法能把電壓拉下來?謝謝!!
4#
 樓主| 發表於 2010-7-12 00:41:18 | 只看該作者
小弟利用調整M3~M5的寬長比去改變Opamp的輸出端電壓
0 u" u9 B# x5 k! L目前的狀態是M3 和M4的Drain Voltage是0.76V , Opamp輸出端電壓為0.78V
3 O% @) g$ p  D/ b3 QVdd對上Vref的特性曲線圖還是呈現如同我模擬跑出來的結果 , 照理來說應該是在/ h5 x! a; R5 Y' D# {& v; S
1.1~1.2V就會啟動電流鏡 , 但是卻在1.3V接近1.4V時才正常工作 ,想請教各位前8 j* t; y% S2 l* a/ _/ b) Q8 X
輩這種問題改怎麼處理 , 謝謝!!
5#
發表於 2010-7-12 13:43:04 | 只看該作者
請問一下是用什麼制程在設計這個電路,; c3 M2 V) \4 ^: g. `5 x% x
若MOS的Vt小不下來,這個bandgap是無法正常工作在1v附近的!
6#
 樓主| 發表於 2010-7-12 13:47:43 | 只看該作者
0.18um製程模擬這架構bandgap電路
7#
發表於 2010-7-12 16:40:37 | 只看該作者
我覺得0.18um的制程還是有機會work正常在vdd=1v.
/ c2 N* [7 {# S1 U因為圖上並沒有show OP及start up線路,所以不確定原因是否卡在這兩者。
) G+ [7 O8 U. I! Y) D1 y6 ]可以check一下!
8#
 樓主| 發表於 2010-7-12 20:04:22 | 只看該作者
這是我的Sp檔 . V1 R1 z; J% @* o& M# e1 N- w

, d. h7 z8 A- p3 V) H不知道是不是我沒使用Start up電路之因素導致這問題的產生?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
9#
發表於 2010-7-14 10:56:13 | 只看該作者
sp檔裡面寫的start-up電路怪怪的
! S# j( {# S& }可以畫個圖解釋一下為什麼要這樣接嗎?
10#
 樓主| 發表於 2010-7-18 14:49:29 | 只看該作者
抱歉~正確sp檔在如下:/ j" G4 M  {0 b! k" A, P) d3 k& z
2 r* N+ e$ m) J
之前那個sp我也忘了為啥會多那麼一個star-up電路 , 在這邊做個更正
: c" }7 ]% @( |* A9 I+ `抱歉!

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
11#
發表於 2010-7-29 15:14:51 | 只看該作者
問題卡在你的VB=1.25V
6 g6 a# m0 q% t, z回去trace你的OP就知道了* [0 L) K$ j5 V
調低應該就可以提早動起來!!
12#
發表於 2010-11-5 11:21:20 | 只看該作者
感謝大大分享4 e7 k/ A& o1 k& D
最近剛好也需要用到這架構3 O/ r) @+ J3 o6 r) ~
感恩
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-9 12:40 AM , Processed in 0.147519 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表