|
雙組 LTC2185/LTC2195 和單一 LTC2165在125Msps時每通道只耗 185mW,並提供76.8dB訊號噪聲比( SNR)效能,以及於基頻提供 90dB 的SFDR。腳位相容的速度等級選擇包括 25Msps,40Msps,65Msps,80Msps和105Msps,每通道功耗約僅 1.5mW/Msps。此外,透過將裝置設於待機(20 mW)或關機(1mW)模式更可節省功耗。550MHz類比全功率頻寬和 0.07psRMS超低抖動,可透過卓越的雜訊效能進行 IF頻率的低取樣。* A2 N- h8 V) b* v5 A d& b6 ^4 R
- S; b( e4 V; h9 M0 o# E( p新元件採用精小 QFN 封裝,使設計者可從彈性的介面選擇中獲益,以將針腳數縮減至最少,而能輕易的配置於 FPGA。此系列元件計畫於 2011年2月推出,並將即刻透過各地分公司提供展示板及樣品。單一 125Msps元件千顆量購計之單價為 $60.00美元起。
# f" R* n: ~4 A( G6 x% F6 Y% G: \
LTC2165/LTC2185/LTC2195特性摘要 + W- }8 ^% }1 l; ?. D7 y$ W2 l' k, X) L% U8 L
•- 16位元, 25Msps-125Msps ADC7 M$ m6 N2 r( f% w7 D: \
•- 76.8dB SNR, 90dB SFDR# l) r" t6 H* _. @& _' F, g
-低功耗: 185mW/Ch (125Msps)
- k: x: K2 q$ Y/ o3 U$ c-單一1.8V供應
) N& c; v O7 n' l! ^/ N-彈性的數位介面 1 U: j# _$ Q, v, E* j4 E/ w ]# t
o LTC2185/LTC2165: CMOS, DDR CMOS 或 DDR LVDS輸出 0 V( k+ j9 P( h7 |9 {
o LTC2195: 串列 LVDS
0 p$ v" R! x) k/ }2 G* p2 u) I0 g8 a- i1 K-可選式輸入範圍 : 1VP-P至2VP-P |
|