|
雙組 LTC2185/LTC2195 和單一 LTC2165在125Msps時每通道只耗 185mW,並提供76.8dB訊號噪聲比( SNR)效能,以及於基頻提供 90dB 的SFDR。腳位相容的速度等級選擇包括 25Msps,40Msps,65Msps,80Msps和105Msps,每通道功耗約僅 1.5mW/Msps。此外,透過將裝置設於待機(20 mW)或關機(1mW)模式更可節省功耗。550MHz類比全功率頻寬和 0.07psRMS超低抖動,可透過卓越的雜訊效能進行 IF頻率的低取樣。" b, @- A7 R: B; ?
! u9 @- h8 g% _! ^- ], ]2 |( `! Q% r* Y
新元件採用精小 QFN 封裝,使設計者可從彈性的介面選擇中獲益,以將針腳數縮減至最少,而能輕易的配置於 FPGA。此系列元件計畫於 2011年2月推出,並將即刻透過各地分公司提供展示板及樣品。單一 125Msps元件千顆量購計之單價為 $60.00美元起。
4 b, b. |; C' p( z9 j# t2 V4 {
/ N E) W. m, Q3 ?% KLTC2165/LTC2185/LTC2195特性摘要 3 {* {# J* T i2 f1 X4 r8 X8 t* W
•- 16位元, 25Msps-125Msps ADC9 ?; `" b4 Z1 _1 d9 u* F
•- 76.8dB SNR, 90dB SFDR. p/ A0 [; x" t! j; O
-低功耗: 185mW/Ch (125Msps) / Z% `2 B& g: ]1 p
-單一1.8V供應
* @1 k* T! {) g+ `5 Y$ R-彈性的數位介面 " w/ e( C0 o, d# F `# n6 w- {
o LTC2185/LTC2165: CMOS, DDR CMOS 或 DDR LVDS輸出 0 Z" `) H T" @% ]) A+ b% h8 e3 `
o LTC2195: 串列 LVDS
3 E/ B3 h. [% e( n: D6 P-可選式輸入範圍 : 1VP-P至2VP-P |
|