Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 16748|回復: 8
打印 上一主題 下一主題

[問題求助] 如何建立一個standard cell library

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-6-2 20:10:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問要如何建立一個standard cell library, v2 a  E1 a# v3 e& ]
也就是設計一個給Design compiler使用的.lib: s4 m0 Y5 W  |% C6 G5 j' T& Q
其中timing table   power table 內的數值是如何得到的
8 Z$ m2 \4 {' r# {$ J能否給小弟講的清楚點
7 e8 o# ]5 C9 |4 \4 C2 V謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂3 踩 分享分享
2#
發表於 2008-6-5 22:48:33 | 只看該作者
我朋友做過 主要是跑SPICE模擬
3#
發表於 2008-9-16 15:26:16 | 只看該作者
Hi,, A% `3 y- p  P8 t
以前待過有in-house cell-libaray的design house,一般還是用spice去將每一個cell的timing arc給sim出來,在將meas的結果利用像perl的程式轉貼近一個新的檔案,而這個新的檔案格式是跟DC用的格式一樣,就可以了,其中,timing arc的求法有很多種,較精確的像curve fiting...etc.當然,power也是一樣,而digital大部分只用三個cases就好了,我想,厲害的地方應該是spice的stimulus,因為需要用逼近的方式來求解,應該會用到"optimization"的技巧.; p; O5 a3 ?% f3 W8 C  F
希望能有所幫助,3Q~

評分

參與人數 1Chipcoin +5 收起 理由
masonchung + 5 回答詳細!

查看全部評分

4#
發表於 2011-3-10 08:59:37 | 只看該作者
感謝大大分享, 讓我們有技術交流的機會
5#
發表於 2011-10-4 17:45:30 | 只看該作者
現在已經有EDA support. 可以查查C or S.
6#
發表於 2011-10-13 09:57:57 | 只看該作者
來聽聽看大家的經驗談  希望對工作有所幫助  
! [; w) c0 m/ i謝謝
7#
發表於 2012-4-7 17:17:27 | 只看該作者
thanks6 S1 @1 \& |4 @- ~$ ?* _2 P$ ^
感謝大大分享 希望對工作有所幫助
8#
發表於 2020-6-24 22:08:40 | 只看該作者
EDA support :
  _  O$ G: n2 P' G6 |/ ]8 X( g5 [8 x0 L$ D3 N; N7 L
C --> liberate
. i: v* c; U, |( O9 A! u) }- US --> silicon smart
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-4 01:39 AM , Processed in 0.134517 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表