Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6219|回復: 11
打印 上一主題 下一主題

IC LAYOUT人員與90奈米以下製程

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-4-11 17:31:18 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近看見一則新聞,台積電開始導入45奈米製程,不由得讓我想起前陣子看到的一篇文章,90奈米以下製程LAYOUT人員需求度將越來越低。
  b: r3 _1 j  I# E# m
: s5 V- f  q) T6 ^# m4 ^- X    晶片產業已經有好幾十年了,如果我們回顧廿年前的LAYOUT圖,我們會想∼∼∼他的手法為什會這麼粗劣。那十年後的人看我們現在,會不會想:2007年那時的人為啥那麼笨,做IC還要找人製圖。那時會不會是∼RD設計完,丟進軟體∼∼LAYOUT自動跑出來了,那如果真的發生∼∼∼LAYOUT人員可能就不需要了。, Q* Y6 u$ I1 @& v! \/ L9 g
# u3 Z- U0 k  d0 W( b
    你說這是不可能發生的,那∼∼∼十五年前的人會想的到今天45奈米產品真的能實現嗎。台積電做45奈米,那美國一流實驗室中會不會正在做更小的製程,還是說其實更小製程已經實現,只是因為成本不符無法商業化,我曾經在好像牛頓雜誌看過1奈米製程文章,好像是用『碳管』來做的。: r/ h1 ~7 ^$ Q$ H2 g5 }

5 O" N8 L; {- L' `  ]% h; L    在我還在思維我未來會不會馬上失業,我就看到最下面連結網址那篇文章,他的標題叫做『你要自己做65奈米晶片的線路佈局嗎?』。* x$ n! \# [' |$ T* r, p5 _
7 s& [4 n5 H" }  T5 c/ h8 u
    我截錄一段下這篇文章內容:『大部份人認為,65奈米節點晶片設計只不過是對洩漏電流、多變性、訊號整合問題投以更多的關注。真正的變化可能是,隨著客戶自有工具 (COT)設計流程模式面臨挑戰,IC設計業者重回客製化晶片(ASIC)設計流程模式時代,做線路佈局(IC layout)設計的工程師可能更少。.............65奈米設計技術上雖比預期容易,卻因主要使用者停止線路佈局,可能促使半導體產業出現新的變化。他還認為,90奈米已出現此種趨勢,主要是因為可製造性設計(DFM)在90奈米以下遭遇挫敗。對於公開客戶必須因應這些DFM問題的製程模型與資訊,晶圓廠也備感猶疑。............』. p2 {+ }3 @4 b

7 l; C+ d# }% H0 `6 Q% s3 l3 G: y: u5 V    你如果是一個LAYOUT工程師,你看到這篇文章你會背部一股寒意上升嗎??. x7 Y. t! G! z1 d) _- h

# z; ~* L! E1 R4 e. J    我們討論版有一個標題是在討論十項全能的佈局工程師,在我的角度看來,這不是一個衡量自己能力的標題,而是一個在警惕自己要不斷學習的標題。: F3 w; B9 A; ~" H% i7 C+ I

6 X* g$ ]; S& H7 z; Q    你認為你現在做IC LAYOUT是一個高科技產業,如果你不學習,可能沒多久,你就是在做一個傳統產業的人,不用對岸的人來打擊你跟你競爭,這產業自動被歸類為傳統製造業。. ~0 B9 y- ?) f3 G
4 J7 f2 I6 x9 }4 O( B5 r
    你準備好了嗎?若你還沒準備好∼∼你要小心囉!!  大家加油吧!!% q7 e6 u6 Q; ^9 r. @

9 m. k" F* G# Y; }
; D1 c) [9 |9 [! H% e( V" A0 J參考文章:電子工程專輯『你要自己做65奈米晶片的線路佈局嗎?』. a8 a  k3 X& \7 N) b
網址: http://www.eettaiwan.com/ART_8800408873_480102.HTM
1 |) }/ E1 ^7 F$ z2 R
9 T# f) n% e( L* q5 t, }$ b# f[ 本帖最後由 sjhor 於 2007-4-16 04:03 PM 編輯 ]

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 版主也要加油吧!!

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-4-16 09:36:17 | 只看該作者
見解不錯!* B$ `, M+ C% y5 w
不過  我響也不需要太擔心。4 m% a7 U; q3 F; R1 z
因為  "吳重雨" 老師也從 10年前說過:
3 M9 y6 L' t( z  _# M" s- {. Q9 F2 A5 \"Analog will die?" 這ㄧ句話
% c2 v' a! J$ H9 a現在的 Analog 也還活著說!
; Y5 `- s5 D" ?1 t' S1 R# ]* l
- h& c- Z$ {; _$ j: ZLayout 工作應該也是相同的!
, Q8 F5 h' @! R* o/ ~+ k只不過工作性質會變!
/ K+ T  w; o6 @/ g' p
- }/ ~6 a' p% d( R$ u但我相信 Analog layout 應該很難取代!
- ~; H) i- e+ G; ?% b. `
) Z& x5 ]9 \. _1 O數位的是可以取代沒有錯
; `) l" A% J, a' N+ [  u但仍需專業的比較好
+ I4 v; j% ]  ~" C尤其是這些深次微米的
- i$ @5 G, _6 f8 r# x光罩都好貴  不是 designer 玩玩就可以的( d# f* s& \  ]
只不過 layout engineer 也業一直學新的東西) u- `: m* w5 x. g% }
否則容易淘汰而已!
3#
發表於 2007-4-16 11:53:10 | 只看該作者

回復 #1 jianping 的帖子

您好.JIANPING 板主,最近一直奔波找LAYOUT工作.一直没能回复您的消息.我尽快申请MSN和您保持联系.0 t/ |* t" F' I# R  h4 q3 H1 x8 L. q
我是觉得LAYOUT只是入行.万一真有天LAYOUT不行了.转ANALOG就行了.而且相信没人会在RD干一辈子的.努力转ADMINISTRATE啊.
4#
發表於 2007-4-20 00:43:47 | 只看該作者
Physical Compiler 已經決定數位Layout工程師的前途嚕
5#
發表於 2007-4-25 10:45:12 | 只看該作者
其實 Layout automation 的議題也存在相當一段時間了,不過以目前看來 Digital 的方面是 ok 的
4 i7 @5 f# q2 J: J$ E
8 x9 E4 _, ^7 ~/ t2 O( Z; H$ k/ @$ }但是Analog 就還有很長的一段路要走。! n: ~8 h* c- i% n  m% ^2 a& x, ]1 S
  s2 O! n3 i* H* W$ Z
看看現在台面上那些宣稱可以 自動產生 analog laout 的 tool 就知道了。如果真的好用或是夠成熟,會是現在這種情況嗎!!2 f3 u  d+ P# p' o5 U

% u, N8 r7 m* x0 X& y. a% E製程越往下走,人對Tool 的依賴程度勢必只會加高不會減少,因為Rule的複雜度已經漸漸的超越一般人可以負荷的程度了。- \; z# I9 S9 Q0 ~& J, p+ j  |7 }/ G
# L6 P& M" z+ O
COT(客戶自有工具)的 "終極" 目標當然是希望可以一個按鈕下去就作完。不過說真的難度太高了,所以一般CAD的人員,只要能夠有助於加速作業的方案都很樂意接受, 而且目前國外大廠 45nm 都還是人工在畫的狀況下, 個人認為 3~5年內 說要做到"全自動"不太有人會相信的。
& Q& v; Q+ C5 b1 m! f9 Z* C9 g. K) S
自動化的趨勢是不會變的,所以Layout 以後也許不用再畫圖了,但Tool 終究是人在操作的,只是那個人是現在的你還是別人!!
1 z: F% i1 s4 [0 a( r. O# c6 X" e
: T9 k' d' a9 y. T+ o所以平時就要加強自己各方面的能力,為了就是準備這隨時都有可能出現的 "變化"

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 社群可以加強大家各方面的能力麼?

查看全部評分

6#
 樓主| 發表於 2007-4-25 18:49:41 | 只看該作者
呵~~~謝謝指教,總之~再現今這個社會~不管哪個行業,都是要不斷再學習的,不然就會被淘汰,當然~LAYOUT這行業也不例外.
7#
發表於 2008-2-2 18:28:02 | 只看該作者

回復 1# 的帖子

EDA界 早在我讀書那個年代  2002左右
" s1 A/ [, m) \7 J# x) l就已經有很多  Analog Layout Automation 軟體的研究
1 {0 J- n0 a0 E" G
& X5 g9 B- H4 x; g* h% BCAD 學術界的研究者企圖想要用  類比自動化佈局軟體  取代類比LAYOUT工程師
2 j6 b8 F) n' r4 ^) A) T% T1 P# p
- J: n. ~% v' m2 r但是有一點很重要  EDA的學術工作研究者 或者是 EDA工程師  不管是 外商還是本土企業
; J  H) m) s$ q0 ?' u背景 清一色都是資工   偶爾會出現幾個  也具有電機背景的人
' b& |- b; X, U但是  真的畫過 Layout 的 資工領域研究者 又有多少個
2 H# E* n% h" f( Y+ k( r
8 G2 ]& Z# Y2 k0 ?+ F1 I: ]事實上  並沒有太多  甚至是很少  因為LAYOUT  可能不同的類比電路或RF電路  P% y) W& Q" G6 \' P( G8 q
畫佈局的考量都有所不同5 e: j1 F* R; F2 u+ U
1 d$ K+ \- p& G$ u3 r; |8 a
應該是很難有研究團隊  同時精通這些領域  把類比佈局自動化 TOOL 做出來; G: v; V' E% g" a2 t
就算做出來也必定會有 瑕疵' G& @" I, H, u. w& E
因為TOOL 很難同時FIT 一大堆應用電路 不同的畫法.7 s5 E" ~5 l; ^
( u3 ?/ E; r# P- H2 I. l7 _1 a" x4 Q
所以我想  很厲害的LAYOUT還是非常吃香的1 d4 c' w" o* Q1 v0 v2 W1 H3 }4 G
出路部分應該不用擔心

評分

參與人數 1Chipcoin +3 收起 理由
chip123 + 3 大大 升少尉 就頒發勳章!?

查看全部評分

8#
發表於 2008-2-13 15:28:54 | 只看該作者
暈倒3 p/ f( ^' g/ r# h3 T4 o+ X
今天才看到這篇
! b( C2 t% A. T; |還版主發的...
  B8 G: F3 e  X. Y1 v" l) [, o3 Y8 G2 h# m* V& g0 H
COT 是什麼都不知道
/ i* L+ R9 ]  d% S& L就亂貼亂下評論
9 m# H- @- L/ J' q: n; zEE times 翻譯本來就白痴白痴的- c0 C6 y+ E2 z* w- |
最好去了解原文再來貼...& U( f3 r8 s" A5 J/ o) ?2 ?

: a" G  ~- r% Q2 K- h6 O- F底下有COT vs. ASIC 看一下吧* [' a1 _: Z7 R. o" ~( J
http://www.sigda.org/ispd2003/2001/presentations/1_1.ppt

評分

參與人數 2Chipcoin +18 +23 收起 理由
yhchang + 3 + 3 Good answer!
jianping + 15 + 20 您已是向網二兵囉!

查看全部評分

9#
 樓主| 發表於 2008-2-14 11:45:39 | 只看該作者

回復 8# 的帖子

感謝指教喔~~真是受教了~~希望以後您能常來發表看法
10#
發表於 2008-2-18 15:21:09 | 只看該作者
希望未來90奈米以下的製程能有更多更好用的客制化工具,不然晶片數目越來越複雜,也是很難佈局的。
11#
發表於 2008-2-19 18:14:20 | 只看該作者
大大的分析~蠻好的~~小弟對ic設計業界有一點點了解囉~~多謝大大
12#
發表於 2008-4-20 21:28:06 | 只看該作者
其实说到未来操作自动化的工具的那个人,我觉得也许不需要太高水平吧?只是按按钮的话可能谁都可以,就算没有完全实现自动化,这个行业也很耗眼力的,做久了眼睛也不行,所以出路终究要想想。。。。。。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-11 02:45 PM , Processed in 0.137007 second(s), 24 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表