|
一般來說,我們並不會特別去訂gain會是多少,但至少都會是在50dB以上0 [- D5 d: @+ {/ I8 \' h. _
而phase margin在無負載電流和最大負載電流時,至少都要在45度以上,以確保stability
( s) q4 w" i: C! F/ x2 ^9 X至於bandwidth,那就要看你的反應時間的規格要訂多少,然後才決定你的two-stage OP的bandwidth要設計在那個範圍 [2 Y4 T! Q9 A6 L8 d* I
3 d- F! f3 x, ?9 q8 A3 ?LDO的OP所看到的輸出是Power MOS,我並不明瞭你的第一級是指OP的第一級還是指LDO的第一級
4 ]5 n) a# l- z/ R) F在設計LDO電路中,我們都是先設好好OP的gain和phase margin,然後再把Power MOS掛上去模擬,然後再回過頭來再來微調OP的gain和phase margin,尤其是在無負載電流和最大負載電流的情況,此時OP均需要能夠正常工作且不會有振盪的問題發生
6 \3 i$ x$ C# `& G) V+ F/ h, R所以,LDO電路中的OP並不是一次就會決定好其performance,因為這顆OP需要考量到後面那顆Power MOS,所以在設計與模擬上需要來來回回模擬好幾次,而且也需更動修改好幾次,絕不是你一開始就能夠依照規格就設計好 |
|