Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 16282|回復: 15
打印 上一主題 下一主題

[問題求助] 請問 LVDS Rx的clock 是用DLL 或 PLL產生

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-6-8 01:14:05 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請問通常 LVDS RX 的clock 是用DLL 或 PLL產生
0 I; ^& q( j* @- |$ q9 F兩者又各有何優缺點呢??
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂5 踩 分享分享
2#
發表於 2007-6-10 15:08:13 | 只看該作者
兩者都有人在用, b8 P9 T) Q" I- `" {
而且,這個問題是看當初的designer對於DLL和PLL那個比較熟吧! `& X; A, c6 c
我的意思是,Rx端的clock可以用DLL,也可以用PLL,兩者均可產生出所需要的clock4 D: W) e1 N2 Y* B5 Z( x6 d8 a
而以我的情況來說,PLL我比較熟,所以我會用PLL,我有一位同事他兩者都熟,所以對他而言DLL或者PLL都可以
& Y, ~6 ?3 P. m# P! [  A
# v9 a) U! v# ?2 ~. gPLL裡面有幾個子電路是純analog circuit,而
7 B, J; N! B2 M0 WDLL子電路裡面雖然和PLL的子電路非常類似雷同,但其中幾個子電路則較偏重以數位來實現
; r0 b& O# h" p0 Y* XPLL是使用電壓控制振盪器來調整時序關係,進而產生出clock,而/ `$ z/ q7 i. `0 I
DLL則一個使用相位檢測器,它可以檢測clock和輸出資料之間的相位差異,相位檢測器檢測相位差異並將控制資訊透過低通濾波器傳送至可變的延遲線路,然後延遲線路會調整內部clock的時序(delay),以保持所需的時序關係
7 ^# K$ a0 v' ^) V( R- y3 w0 a
+ l4 Z2 C9 d/ u4 s1 t兩者的優缺點就如PLL/DLL的核心電路一個是用analog circuit來實現,另外一個則是用近似於digital circuit來實現9 A: a2 ~& P9 X- d/ i* r: Z
所以優缺點幾乎就是使用analog/digital兩者之間的優缺點

評分

參與人數 2 +9 收起 理由
yhchang + 4 Good answer!
hawka + 5 Good answer! 感謝您的解惑

查看全部評分

3#
發表於 2007-6-10 22:28:30 | 只看該作者
簡短說,5 i) Q5 `/ ~1 i% d  A1 g
clock精準度,PLL優於DLL
$ {5 V# d2 N8 M消耗功率,PLL大於DLL
8 I( X- }6 q4 [) |( k# ]設計面積,PLL大於DLL
# q! H. {* a# i* S2 t# }設計難度,PLL大於DLL
: O' N# }9 E0 J+ A+ C
& W/ v$ \) e9 L) |6 r( Y; r我覺得取決使用PLL或是DLL,應該是看RX規格的需求來決定才好。

評分

參與人數 1 +5 收起 理由
hawka + 5 Good answer! 謝謝您的比較

查看全部評分

4#
 樓主| 發表於 2007-6-11 14:10:04 | 只看該作者

回復 #3 teaman 的帖子

關於 clock精準度 PLL較DLL佳5 J9 Q5 r# K9 b4 D5 W' k3 v
是因為 PLL 的 頻率與VCO 類比控制電壓有關, 其解析度可無窮小" g3 L0 o$ ]: G
而DLL 的頻率與其delay cell的級數所能分的 phase 有關
$ X' D* p7 ], N' X5 c% D7 V! r" y是這樣嗎??

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 知識改變命運, 學習成就未來

查看全部評分

5#
發表於 2007-6-11 22:18:00 | 只看該作者
基本上是對的
8 I( `" t: X& W2 T5 q! q3 h$ `! [PLL的極限也不是無限小的
+ ]) u& V, `0 H% Z' X+ @" G, p因為他的回授也需要時間的
  i8 K0 @' P9 _phase的偵查範圍也不是無限小的3 B& N) L! K. H# z7 g$ Z
有一定的忍受值在內$ U6 n2 @% D' }" d

; `: r) w) G. L& b& l8 z6 a但PLL可以鎖定的頻率誤差,比起DLL要精準很多
6 ^/ @. ~3 d6 R8 B, V* d; Q2 K一般DLL的頻段應用範圍比較偏向中低頻
' @5 O1 Z$ \( }8 W% }* j高頻還是建議用PLL  除非您可以忍受很大的誤差

評分

參與人數 1 +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

6#
 樓主| 發表於 2007-6-12 09:29:58 | 只看該作者

回復 #5 teaman 的帖子

可是PLL 的VCO的控制電壓若受到 nosie 干擾, - ~, Z- {- h. q( _& h
亦或是有reference supring,+ D; ]. |5 K! o$ M3 u" w' Y
則由於PLL 會有累加性, 所以要好幾個cycle才會lock住9 Z1 s8 N/ G  _7 m, C
我這樣說對嗎??' @( v8 k* ?7 d

, C; N1 m- C8 Y4 K7 L1 C不知您所說的中低頻是指那個頻率# h/ y$ X+ ]) n0 ~
reference frequency? - W+ t& n  c3 p$ G0 Z$ l
PD/PFD輸入頻率?7 j5 P$ A1 U  m
VCO 輸出頻率呢?
" f& S# g: }! L& t' U' }又中低頻約是指多少Hz呢??: f! [( }, t9 A2 x( U. J
真是感激不盡

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

7#
發表於 2007-6-13 01:08:15 | 只看該作者

回復 #6 hawka 的帖子

您好。
  b; Z2 _% w. O  r) h: X1 nVCO的壓控電壓受到noise干擾,這是Jitter的來源之一。
9 a, l- Q8 K5 B0 y5 u3 _8 f擾動後多少cycle以後才會lock,這個可以調整loop gain來達成。
2 F! T. U9 g) O; n1 G但小心loop gain與phase margin之間的關係。太快可以lock起來
& f; A5 Y# P/ o) A! B/ d,您的系統也不會太穩定(放大器同時會放大noise啊)。% D9 r1 B0 h+ D
* Y% v; h8 D, `; U
頻段來說,我回應原作者的問題,對應到PLL是指VCO
' y& O6 n5 l  Q的輸出頻率。  
- n1 e& A) {) M) s7 W; `因為原帖是問到LVDS,個人估計約莫100MHz上下。; N9 q- b" g0 ]: l
這樣的頻段PLL與DLL的設計都不成問題。端看LVDS設計的0 y8 z% o& H! d+ K7 x
規格,對PLL/DLL設計的要求,著重在power ? area?, v0 J* Z1 ]  d$ e1 u% Q, x
jitter?  or limitation on operation frequency..

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

8#
 樓主| 發表於 2007-6-15 16:24:04 | 只看該作者

回復 #7 teaman 的帖子

首先謝謝各位大力相助, I4 D9 w" Z8 z$ }2 K, {( Y; ~, K
依照各位大大的結論  _# `- e. \. r; Q$ j, D+ t1 X
DLL 有面積小功率低的優點,
+ u6 a; D! `0 B雖然其jitter較大, 但要cover 100MHz 的操作頻率應該還可以囉/ m" c  t. S% {6 U: e
唯一的問題就是若針對不同panel resolution而需不同的 操作頻率時
4 Z3 w: G+ L( JDLL 需保證其 delay cell VCDL 的 delay time 在 0.5fosc ~ 1.5fosc間
1 o+ d$ }0 B9 |+ i( R2 Y所以要作分段的VCDL囉(不同的 delay cell級數 or 固定級數但不同的 delay time??)
$ K  p3 ]/ e  S8 f% |' @+ i不知我這樣的結論是否正確??
8 d1 h( `0 R1 B/ A; ?) e, g0 Z' t, c9 [! s
之所以會有上述的疑問是因為公司有IC是用DLL
* E" o. e& t! U2 X' T但看了些論文都是用PLL
# T9 m- g. g. {9 V2 h' O在此謝謝大家的建議
9#
發表於 2007-6-15 19:50:02 | 只看該作者
原帖由 teaman 於 2007-6-10 10:28 PM 發表
; N1 U6 Z: S2 `0 J* [簡短說,
/ c: s: ?, G3 A4 E6 i" f" r% }) L6 x" nclock精準度,PLL優於DLL
: y: C: A" v/ B消耗功率,PLL大於DLL) B3 a1 e& ?1 z- S' X) M6 v  k+ D, A8 I
設計面積,PLL大於DLL) B: v5 j5 B: E4 e
設計難度,PLL大於DLL
: {" w# F4 J3 Y/ r; r- ~" Y6 K3 d1 H* _( u2 K/ O
我覺得取決使用PLL或是DLL,應該是看RX規格的需求來決定才好。

2 x3 v- K0 p% v( @" V; Z
# K8 A: c* A2 }; ^clock精準度,PLL優於DLL: x* L- Q. T$ O: _3 T. Y" B4 B0 I
, C! m! u( ]' L1 Q
這...怎麼我所了解的剛好相反? 4 Z' y3 a. L7 m* i
應該是DLL的clock精準度比PLL的好吧 jitter也是DLL比PLL來得好
0 a% d( v" f! q講一下我所了解的" X; _+ e* U! S; Y5 J: z
我看書上寫 DLL抗雜訊能力比PLL要好
/ }. Z8 ]$ q0 n& Z5 x圖(a)為PLL (b)為DLL 0 t" @) R* t/ O+ F3 d/ L1 f
PLL是用VCO重新產生一個clock VCO是用DELAY CELL接成負回授 用電壓去控制產成的頻率
$ O( t( o- u) u4 |, [* U* i5 D而DLL是用一串DELAY CELL來做delay 用電壓去控制延遲的時間 但是他沒有接成負回授 所以頻率是固定的 只是延遲時間不同而已+ W* G0 U3 o7 y, ~$ |7 ?
所以在PLL的VCO裡面 任何noise都會經過負回授回來重新影響VCO 而DLL裡面DELAY CELL是開迴路不會在重新干擾5 f9 I5 C, z2 f% {

3 L, i5 S+ \9 S而PLL因為是重新產生一個clock 所以他可以拿來倍頻 產生與reference不同的頻率 抗雜訊能力較弱
* }4 t$ n3 K0 f* c而DLL因為只是delay相位 所以只能產生不同相位的clock 不能產生不一樣的頻率的clock 但是相位可以鎖的比較準 抗雜訊能力較強
8 J! l/ `0 Y& o* D" C/ l& l; z( ^# R1 V, Z- P
而因為PLL因為要鎖頻率又要鎖相位 所以比較難設計吧 而且他的系統本身就是LP階數加上一階(vco本身有一階) 補償跟回授都比較複雜9 W( k1 ^* @: b, o& i) Y
而DLL只有鎖相位 所以系統與LP的階數一樣 比較好補償
. F3 c9 w4 `! u6 S3 _$ n4 |, n簡單講就是假如LP為二階濾波器 PLL就是三階系統 而DLL為二階系統2 M1 d  m/ f7 Q/ r3 ]' H4 D0 V
1 F3 ^2 q$ I3 |
而功率消耗 我想因為通常PLL會拿來倍頻產生較高的頻率 可能這樣消耗較多功率吧  J, U1 J* S7 C  z5 k! ?9 t4 \

9 Q4 g. a/ w1 y" \+ Z至於面積我就不知道了 也許其他人可以多補充一下原因1 i: [8 ~$ ~4 a( t5 Y: I3 T9 Z

0 I# _( Y. C. @# G$ y我是參考Razavi "Design of Analog CMOS Integrated Circuits"上面寫的 還有問其他人的看法講的
  M! Z. o* K; O
- [, I7 S) o; m2 V- P有什麼錯誤歡迎大家多多指正
; F& z/ W& H0 ~! l6 _8 y& ], x0 j7 X1 Y5 A
[ 本帖最後由 monkeybad 於 2007-6-15 08:25 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x

評分

參與人數 4 +16 收起 理由
yhchang + 4 Good answer!
hawka + 4 Good answer!
sjhor + 3 Good answer!
mt7344 + 5 Good answer!

查看全部評分

10#
發表於 2007-6-17 01:55:58 | 只看該作者
就以我所知道的PLL和DLL兩者的架構來說6 I* ~, v4 y. W3 r8 X. F, ^2 n$ X2 h
PLL的核心電路VCO可用單端的ring oscillator,也可用differential 的ring oscillator來實現,兩者的差異在於抗noise有極明顯的差距,如果VCO是用單端的ring oscillator來實現的話,當然對於noise就較容易受到干擾) T& T, e1 C4 Z" t0 o
而DLL的核心電路是delay cell,藉由一級一級的delay cell來產生出不同的phase,又或者可稱作不同delay time的頻率出來,故而,如果delay cell是用單端的delay cell來實現,則它的情況就如同PLL中VCO電路中使用單端的ring oscillator一樣,較易受到noise干擾,不過,這裡的noise干擾是一級對一級的干擾,而不像PLL那樣是一個閉迴路
) w9 K6 Y( @7 I; x( Z4 [所以,對於PLL和DLL來說,兩者對於noise的免疫能力來自於VCO和delay cell是採用單端電路實現還是differential架構來實現,再來就是noise的影響對於PLL來說,因為它是閉迴路,故而noise的影響會造成迴路的變動,進而使得PLL需要在迴路之中有所自我調整(自我變化)來讓迴路對於noise的產生有所反應,但對DLL而言,noise的產生影響是當時一級一級的反應,過了這個時間,noise的影響不會像PLL那樣需要整個閉迴路作自我調整
) J2 o3 S! B! w" M" q也就是說,VCO和delay cell對於noise的免疫能力要看它採用什麼架構,兩者基本上都有同樣的noise影響問題,只不過VCO是閉迴路,所以noise會讓閉迴路產生較大的反應,但delay cell是一級一級的,noise的影響只在當下的時間會產生影響,所以,DLL對於noise的影響程度就會比PLL小得多
' L3 D" G  V9 [/ l  R  Y8 h' Z, @, I, V+ C9 V
再來是精確度的考量; Z0 Q2 j5 [2 ~7 c
DLL的精確度來自於delay cell的一級delay time,此值若能愈小,相對的,DLL的精確度就會愈好,因為一級的delay time大都在ns
1 R& a% ]" s$ U2 d而PLL的精確度來自於VCO的gain值和charge pump current對low-pass filter的反應,假設VCO freuqnecy range為500MHz ~ 600MHz,VCO的input電壓變化在1V ~ 2V,所以VCO的gain值為100MHz/V,也就是說VCO的input電壓有10mV的變化,就會有1MHz的改變,故而假若charge pump current對low-pass filter每次的變化量都只有10mV話,那VCO的output frequency變化就只有1MHz; ^6 H6 L2 j: n# B/ C& |
如此一來,當然是DLL的精確度會高於PLL,如果PLL的VCO gain和chrage pump current都能有所調整的話,PLL的精確度也可以高過DLL,只不過那會產生出一些問題
: f- Z$ r/ \& b; @. ~# t
+ D$ H0 f" `% P- c至於面積和功耗的考量,其實這要看DLL的精確度5 w3 q0 H% E- S* H- G+ o4 y
如我剛才所提,假若DLL的精確度在每個delay cell只有數個ns,那你需要多少級的delay cell,級數愈多,所需的面積和功耗也就會愈大
; ]9 O! c# \1 F9 V4 C相對的,PLL的VCO通常是3,4,5級之間,若和DLL相比之下,當然,極有可能會比較小
7 w) R* T4 q( w  F9 y但,如果DLL犠牲它的精確度來換取面積和功耗的話,那PLL的精確度會否小於DLL,那就需要去計算才能夠比較

評分

參與人數 5Chipcoin +3 +17 收起 理由
yhchang + 4 言之有物!
monkeybad + 3 多謝補充!
hawka + 5 Good answer!
sjhor + 3 Good answer!
mt7344 + 5 Good answer!

查看全部評分

11#
發表於 2009-5-8 10:15:20 | 只看該作者

LVDS 转换IC

专业代理提供DOESTEK LVDS转换IC:
' i( i. y. |. P3 P3 z6 w& CTTL to LVDSTC33LM85AL(6bit);DTC34LM85AL(8bit);DTC35LM35(10bit);DTC30LM35(Dual 10bit)& k2 g. S  H1 o0 N
LVDS to TTLTC33LF86L(6bit);DTC34LF86L(8bit);DTC35LF36(10bit);DTC30LM36(dual 10bit)  n' ]4 m: F' E) {5 x
TTL/LVDS to RSDS 等等1 M2 S  i$ C. ^3 B4 _# [4 U! h
如果有需要,或者需要资料,请发邮件至邮箱:iven.yang@163.com
12#
發表於 2009-7-10 21:50:04 | 只看該作者
看了各位的讨论,收益良多!
13#
發表於 2009-7-10 22:27:13 | 只看該作者
先研究一下论文,明天继续来请教各位!
14#
發表於 2009-7-10 22:27:54 | 只看該作者
PLL方面近来才入手,要请各位指教!
15#
發表於 2009-7-22 19:32:37 | 只看該作者
那使DLL無法鎖定的因素通常是什麼造成的呢?為什麼這些buffer串起來就無法鎖定了?
16#
發表於 2021-12-21 16:39:24 | 只看該作者
正在研究PLL與DLL, 感謝大大無私分享!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-18 02:52 AM , Processed in 0.148519 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表