Plunify技術副總裁暨創辦人黃瀚華
6 s2 I/ q& o$ O2 c- c4 k: o' m0 H, ^ b- S [% Z# u5 p+ i
在2009年共同創辦Plunify之前,黃瀚華曾分別在AMD超微半導體(Advanced Micro Devices)日本分公司與賽靈思(Xilinx)美國總部擔任設計工程師,負責開發行動電腦(Mobile PC)韌體(Firmware)以及基於FPGA的系統,在電子設計產業已累積超過十年的經歷。( f0 s# r" q7 c
- d7 Q. C& j2 \% h8 e黃瀚華擁有美國史丹佛大學(Stanford University)電機工程碩士,以及卡內基美隆大學(Carnegie Mellon University)電機與資訊工程學士的學歷。除了英文外,Harn Hua也精通中文與日文。( r/ i# S& P/ w8 p
* h. `% N2 F7 A# c: H7 E% S黃瀚華發表過的作品如下:
0 L" y* b: B2 `3 `* j' d0 u8 ^5 y, n% _6 B+ o$ y
ØAcceleratedSystem Performance with the APU Controller and XTremeDSP slices, XilinxApplication Note 717, Harn Hua Ng, Latha Pillai, 2005 http://www.xilinx.com/support/documentation/application_notes/xapp717.pdf
& F8 r# e$ n# W/ ]) v
- U+ ?' z: i% f/ ^$ Q- S6 F ØPPC405Lockstep System on ML310, Xilinx Application Note 564, Harn Hua Ng, 2007 http://www.xilinx.com/support/documentation/application_notes/xapp564.pdf
' ~# v4 L6 i' U- l9 f& vØMinimalFootprint Tri-Mode Ethernet MAC Processing Engine, Xilinx Application Note 807,Jue Sun, Harn Hua Ng, Peter Ryser, 2007 http://www.xilinx.com/support/documentation/application_notes/xapp807.pdf
7 s+ O0 p% h( T' X' y2 x+ ?& ZØCloud-basedParallel Design Space Exploration using EDAxtend, DAC 2012 poster presentation,Harn Hua Ng, Cristopher Magalang, 2012 |