Chip123 科技應用創新平台

標題: 想請問seal-ring的一些疑問~ [打印本頁]

作者: averyer    時間: 2009-7-18 09:51 PM
標題: 想請問seal-ring的一些疑問~
各位前輩~) R8 b3 M0 y! b

& `, Y7 i0 `( m& a" |我想請問一下,seal-ring為什要接到vss呢?有人說是防止latch-up,有的是說防止靜電破壞內部電路,' a" a* W( s9 W0 R  C% U- }# C+ x8 Z
! s0 e$ R! {4 i
但真正的功能是如何呢?請前輩能解答一下嗎?謝謝~
作者: stephanie    時間: 2009-7-20 11:35 AM
我也有興趣知道
7 R  g: A' E  |/ h/ X' T% q3 ^9 L0 T2 q( W: s
~每一步都有存在的意義~
作者: jianping    時間: 2009-7-20 11:10 PM
你應該先想想seal-ring的功能是什麼,它是防止切割道(Scribe line)切割時,晶圓裂開裂進你的Core裡面.
+ c: }& M" q5 e因此,若假設seal-ring失效了,擋不住了,真的從切割道裂開,一直裂到Core裡面,且碰到你的元件(Device),你會希望Short碰到你元件的是VDD或VSS,一般,如果短路到VSS危險性會小一點,除錯也較容易.
6 j/ _9 ^& r! E% T" }這是我的淺見,請指教~~~
作者: lnxmj    時間: 2009-7-23 04:55 PM
標題: seal ring的本质作用在切割的时候,保护芯片。
seal ring的本质作用在切割的时候,保护芯片。你说的其他作用,是附带产生的。
作者: kazamigai    時間: 2009-7-24 09:13 AM
一般來講,最常使用得是P-SUB製程,seal-ring的底來說視為 P+ DIFFUSION ,而P+ DIFFUSION與P-SUB都同為P型,P-SUB一般來說都是接到地(vss),所以seal-ring也是需接到vss,不然會有問題,小弟淺見,有錯歡迎指教。
作者: max671119    時間: 2009-7-24 09:42 AM
原則上是接到real power
9 v% a! h# Q! R7 c/ L+ ?其他的就跟樓上說的差不多了!!
作者: lethalkiss1    時間: 2009-7-27 10:52 PM
原帖由 kazamigai 於 2009-7-24 09:13 AM 發表
8 y9 c3 V1 X. Z" E7 B( p$ e6 l一般來講,最常使用得是P-SUB製程,seal-ring的底來說視為 P+ DIFFUSION ,而P+ DIFFUSION與P-SUB都同為P型,P-SUB一般來說都是接到地(vss),所以seal-ring也是需接到vss,不然會有問題,小弟淺見,有錯歡迎指教。
7 ~+ ?; J6 p, b4 A( e3 A8 }
  _3 A3 V. z1 Y1 l% o# Z% j! O
4 J% r9 B( D& q9 Y
请问下如果sealring 没有接到vss, 比如说 浮接, 会有什么问题呢?
作者: nebula0911    時間: 2009-7-29 09:57 AM
一般來說所有的物體都會帶有靜電(只是多少而已),seal-ring除了要保護die在切割時的完整外,也是將切割時所帶入的靜電就近接地,避免衝擊die本體.這只是我自己的看法,有錯歡迎指教.謝謝!!
作者: lethalkiss1    時間: 2009-7-29 07:54 PM
原帖由 nebula0911 於 2009-7-29 09:57 AM 發表 ( X+ m! W  k/ X4 d2 Y7 g6 k
一般來說所有的物體都會帶有靜電(只是多少而已),seal-ring除了要保護die在切割時的完整外,也是將切割時所帶入的靜電就近接地,避免衝擊die本體.這只是我自己的看法,有錯歡迎指教.謝謝!!
# E0 r8 r0 m) R6 x
8 A: H. y4 M9 L
如果sealring 接到了vss, 肯定会通过metal和chip内的vss 连接吧,  这样切割时产生的静电不是就带到chip内部了吗? 切割的时候chip内所有的signal 应该都是浮接状态吧, 是不是会影响到chip啊?
作者: nebula0911    時間: 2009-7-30 10:28 AM
回答 lethalkiss:1 v2 A! c# I0 K5 ]/ r
sealring 與die 本體是有一段距離(可參閱各家Fab'design rule),中間有連接的只有psub(電阻值趨近於無限大),因切割所產生的靜電當然會跑最短/阻抗最小的路徑接地,再由切割時鄰近的sealring共同分攤所產生的電流.這樣對die本體的衝擊會降到最小.這應該也就是要有sealring存在的目的吧!
作者: srx7spb    時間: 2009-7-30 11:08 AM
其實 rule 上並沒有說需要接電位 而且接了好像意義不大(主要是防止崩裂)+ [. A( D5 |0 l$ ~- y5 n. ?

$ l! Q6 I3 ]; j- A" r倒是可以分享一下 以前會當ESD Ring 來用 這麼多層METAL 又不需多佔空間
作者: CHIP321    時間: 2009-7-31 09:25 PM
原帖由 lethalkiss1 於 2009-7-27 10:52 PM 發表
* N9 S  n3 j; a7 z& ]
* {4 `6 o+ c, K; O
5 I# L3 Z: m' K' S! u; p+ ~3 H
+ U4 M; t% j: Y: B" j+ _请问下如果sealring 没有接到vss, 比如说 浮接, 会有什么问题呢?

7 D6 z& B0 u/ d7 h4 C1 z, h9 G; q
2 D2 g  D1 W7 [. p' w" N5 y. w浮接亦沒有問題,sealring主要作用在於其特殊的氧化/鈍化層結構,可以有效保護die免受應力破壞及可動離子污染。
0 g2 C, D$ a7 k$ d在多電源情況下出於特殊考慮,可以floating,
6 V1 }$ |! A/ `, c, J當然樓上解釋亦非常正確,PSUB情況下floating可行,但是接power就要完蛋了。
0 D8 O5 e4 y3 T有些設計�sealring 兼做ground 的gardring,是否會在切割,或高濕等環境下產生不良影響,取決於Layout的細節設計,SMT后焊接溫度,應用環境,封裝結構有關,個人認爲,批量生産時,仔細設計應當是比較明智的做法。




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) Powered by Discuz! X3.2