Chip123 科技應用創新平台

標題: 開關電容積分電路 [打印本頁]

作者: 小美    時間: 2009-9-16 04:03 PM
標題: 開關電容積分電路
各位前輩好  最近在模擬以下這個電路- {& B' @) C, j+ q8 \, \0 n

% S6 u$ |& m' [
; k: P2 Z/ g7 Z# L/ ?" |9 Z0 o; |: u" W* T8 g# Y, ?. P
但是在各個節點的輸出波形感覺上有點怪怪的
$ P5 L# k8 Q) {+ G! [1 K/ X
% ?6 K+ o9 R8 k% k  b2 F而且輸出的訊號不是應該是輸入訊號的5倍大嗎(當然需要考慮有限增益的問題)
0 N' [7 I5 A1 L! L" s8 N! K7 N6 y2 a0 V6 `" a* T4 m# s
不過我的模擬在輸出(VOUT)的那一點 完全看不出來原本的訊號樣子了: R/ v- P; h4 e% W7 d

; O2 b+ b3 E8 V3 [5 [( W在此附上模擬檔與波形,煩請各位前輩給我一點指教 多謝各位了
! E& A+ l! \: {$ s# a$ c
4 r: E: Z( P. |- G/ Q- Y" vCS_INT
6 f9 h* Y/ T: V+ h$ m' t( U" e.lib 'C:\spicemodel\xxxxx.l' tt
- ]% b" Q9 t8 F: ?.subckt twostageop vdd gnd vin1 vin2 Vout. j9 J) ^* w! ]  x3 t1 A
M1  2    VIN1 1    VDD PCH W=10U L=1U M=3
7 |) l& F, R# W( V4 r& D. SM2  3    VIN2 1    VDD PCH W=10U L=1U M=3' q6 V  z. Z; h2 K" H' j  n
M3  2    2    GND  GND NCH W=10U L=1U M=1
5 G6 P* O( }7 NM4  3    2    GND  GND NCH W=10U L=1U M=15 S/ y+ l0 a: N6 p
M5  1    4    VDD  VDD PCH W=10U L=1U M=30 L1 ~+ q( U9 @" }& g
M6  OUT  3    GND  GND NCH W=10U L=1U M=2
- s5 U* G' T% n; t+ E; v7 T8 L: [M7  OUT  4    VDD  VDD PCH W=10U L=1U M=3
6 A- F9 e. K( K  G, ^) r* V2 ]M8  4    4    VDD  VDD PCH W=10U L=1U M=3
1 y  F" W' |% n# N/ t- \& m% UM9  6    4    VDD  VDD PCH W=10U L=1U M=3# v) ]& O6 w2 f) m- a
M10 4    6    8    GND NCH W=10U L=1U M=1+ P, A2 p) ^# h: J. v1 |
M11 6    6    7    GND NCH W=10U L=1U M=12 O0 d. A6 D. e6 M( B5 v
M12 8    7    9    GND NCH W=10U L=1U M=1
+ [& }  K2 i* Z* ?( X% VM13 7    7    GND  GND NCH W=10U L=1U M=1
* I! f. k; Q: y9 U' eM14 VDD  OUT  VOUT GND NCH W=10U L=1U M=2
, q7 h+ g$ i  Y* `  @M15 VOUT 3    GND  GND NCH W=10U L=1U M=2
0 F0 ^! {( K( ]5 d7 G  G7 C/ GRB  9 GND 0.1K
0 L( g8 d2 x0 C( V' v0 pRZ  3 5 2K% _1 |/ q) `* w* S7 ?& ~! s
CC  5 OUT 2P. x- U, O1 X9 X
.ends' L& I4 R7 I# e1 f* x" y
.SUBCKT SW IN OUT CK CKBAR
- f" C$ @5 |: h/ X- sMN IN   CK   OUT GND NCH  W=1U   L=0.5U   f$ }7 D7 _$ O) Z& x! K- P( w
MP OUT CKBAR IN  VDD PCH  W=1.5U L=0.55U
# G. F3 I& O$ e/ I9 @) n  V.ENDS2 g  {' \' h# B# X
********************************************
! E( t4 W. V: W3 MXTWOSTAGEOP VDD GND 3 VBIAS VOUT TWOSTAGEOP
* n7 B9 W+ c4 F9 w1 s5 g5 TXSW1 VIN 1    CK2 CK1 SW
1 {  w; S: b( ]+ f% v4 U2 FXSW2 2   3    CK2 CK1 SW
+ D2 |/ |( M5 ^- p- {1 ~XSW3 1   VBIAS  CK1 CK2 SW6 T* V( N0 l- H' s  l/ O
XSW4 2   VBIAS  CK1 CK2 SW9 ]' K. e4 U, a/ m5 o" Q
XSW5 3   VOUT CK1 CK2 SW7 }* E& o/ `6 r" ?& a
C1 1 2    5P0 O  K! P; y) Q3 M7 k1 c
C2 3 VOUT 1P; ]& t2 O6 P: m3 p7 G; {
*************BIAS***************************
% O* K& x% s. T; P+ \VCK1 CK1 GND PUL(0 3.3 0U 1N 1N 5U 10U)
/ M! R4 i' S! SVCK2 CK2 GND PUL(0 3.3 6U 1N 1N 3U 10U)
- w3 ^' f6 \" h0 T; Y* ?6 vVIN  VIN GND SIN(0 0.5V 1K)
3 s, f) H2 v% L7 I6 x: IVBIAS VBIAS GND 1.2V3 y6 q! U4 {" b7 ?& }
VDD   VDD   GND 3.3V
  f' N4 ?( W! H' G, a3 q$ K* A********************************************
+ s5 c* T/ h) K7 ~* M+ @.OP8 `. E5 P6 Y* R
.TRAN 0.1U 1000U
' U0 }; b: O* ]0 m- Q5 k8 r: h.PRINT V(VOUT) V(1) V(2) V(VIN)5 W  N3 J1 y* J/ f' y( F+ Q) t
.END
' a" n4 c$ y& k5 t2 h' m. d$ c4 M

作者: water100    時間: 2009-9-16 04:44 PM
標題: 積分器
我只看圖而已 沒看妳文字跟波型
5 j& A: w4 }: `/ Z4 Z- Q- K但我判斷 sw4 應該是接clk1才對 ,而sw3 應該是clk2 這樣才是積分器。
作者: water100    時間: 2009-9-16 05:03 PM
標題: 更正上篇
sw1改成clk1  sw3改成clk2
! c7 j8 E% |# L2 \' A2 Jsw2 4 如你原本設計
作者: 小緯仔    時間: 2009-9-16 05:30 PM
感覺就像樓上所說clk好像有問題
3 o" ]: Q* ]9 l, \6 [  T4 E, O& d* S
如果clk更正後還有問題也許是電容比值的關係
作者: 小美    時間: 2009-9-16 08:19 PM
恩恩 回樓上兩位大大 ! @' V. ]$ w+ C* b8 Q  K
( e! t' b' B- L  @  X% ~
如water大所說  將開關改成那樣的話
( E  Q4 _+ D! j
- Z# {1 [& }. e& K& E$ E; q/ {輸出會是同相的7 J  i& Z" H$ t& G* j# ~
4 r) s" f9 Z8 Q1 n
若是我原先的設計 他的輸出會應該會是是反向的
作者: kuohsi    時間: 2009-9-17 09:56 AM
改VIN為SIN(1.2 0.5V 1K)試試看,應該可以!
作者: 小美    時間: 2009-9-17 11:29 AM
沒錯 當我把輸入DC改成1.2V後就可以了
' A' X$ O$ M( Q: I5 |2 ~- {  Y. ?! ~0 @' R; A+ o" _
這是因為什麼呢?OP的偏壓我有給,也有檢查過都在SAT
! L% K7 u/ k4 h: j6 g
, F: @4 S, P" O9 O. P& C另外我嘗試著模擬振福50mv和10mv波形如下所示8 l0 v$ c! I  l6 p* d  G( y1 s
' n( ^; z9 f1 E! p8 W$ |
這是50mv的輸入訊號 可完整看出反向取樣輸出的結果
3 k' K; h# U: E
) L* n8 Z6 ^4 u# n1 t5 O這是10mv的輸入訊號 輸出的DC都跑掉了 這是為什麼呢?
1 W0 u! ]8 V, ?) ?) |/ C另外取樣上面的jilter該怎麼改善比較好呢?
: w( A2 M( h4 r" o: n' U4 J我有注意過開關已經採用nonoverlap了
2 W6 T7 x+ I1 a! p' t為什麼還是會有這樣的效應出現呢?" m9 r4 t( e1 X# I3 e- V

) ?" Y/ u7 r+ v& P$ f  Y. @1 ^& e4 f$ V8 E% I- W3 }
感謝各位的意見指教和提供  謝謝^^8 {; B/ E) G0 ?; s' i4 Y2 W
3 G# V* [: S3 a! p. e4 P: N+ _- z
[ 本帖最後由 小美 於 2009-9-17 11:32 AM 編輯 ]
作者: kuohsi    時間: 2009-9-17 01:46 PM
你的AC groud是1.2V,所以輸入準位也要1.2V。- e5 ?$ b7 ^, e) ~: z! ~
你的10mv的輸入訊號圖看不到




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) Powered by Discuz! X3.2