Chip123 科技應用創新平台

標題: buck设计中如何实现LDO模式? [打印本頁]

作者: szpz    時間: 2008-9-7 08:09 PM
標題: buck设计中如何实现LDO模式?
对于一个降压dc-dc,正常工作模式为WM,但当输入电源电压从较高值逐渐减小到接近甚至低于输出电压值时,占空比需要达到100%,也就是进入LDO模式,以最大化其驱动能力。请问如何实现这一点?请前辈不吝赐教。! d( x' V( ^! a
" ^5 }/ [. n  m7 f. X1 L; z

$ C- x' {  u( U, n/ V7 l+ o3 Z5 J  k
以下是 LDO 的相關討論:
5 q5 l: Q0 I* {1 Y2 I. L9 i1 K; _Low Drop-Out Voltage Regulators & d% r3 |8 ^& B+ t
Rincon-Mora 《Analog IC Design with LDOs》
3 ]: J8 D$ I* B$ C+ l- l* lPMOS Low_Dropout Voltage Regulator Introduction , Z' N* z% W2 Y$ n% ?  ?
LCD Driver 設計術語簡介[Chip123月刊資料]3 ]$ S4 s3 K4 B' |$ H
The evolution of voltage regulators with focus on LDO[NS講義]
! d+ o. D, M* n+ _Design of High-Performance Voltage Regulators) B1 o% j3 m: u6 W! _, v  r/ g
?教有?LDO的??2 Z6 F. w; e% x. ~1 Y9 z1 f
LDO DC-DC分壓電阻的疑問(等比例的差異!?)5 y8 `7 M6 h; p
LDO??
0 @$ k4 R$ G& D3 e9 z高?LDO ????!* ]: o  K7 ]) U. ?+ i

( s$ C" R; c, }. T2 b0 F0 K- O. Y0 p0 l- q, _0 j+ {1 p7 ?
[ 本帖最後由 sjhor 於 2009-5-15 06:52 PM 編輯 ]
作者: szpz    時間: 2008-9-7 08:11 PM
其实实现方式应该就是switch全开,也就是100%,只是我不明白如何检测,检测到什么信号后将进入这种模式?请多指教
作者: alab307    時間: 2008-9-9 10:32 PM
1. 如果你設計的Buck是可以開100% duty的話
1 C( z6 T) c8 R2 v; Z( F' |/ a+ F    根本不用檢測, 因為switch自動會全開
- T* a# k; z- g% p: p0 _7 V8 t2. 這樣子輸入電壓會經過電感才到輸出, No Good/ T$ i/ B& {: }2 {4 M: c
3. 可以用看FB, FB一直不夠的話就切到LDO mode
' s6 S: B* o) L% |# V8 F4. 此討論比較適合"電源管理討論區"




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) Powered by Discuz! X3.2