Chip123 科技應用創新平台

標題: 很怪的layout的錯誤! [打印本頁]

作者: jine608    時間: 2007-3-27 10:19 PM
標題: 很怪的layout的錯誤!
最近小弟在玩layout(自己亂玩)!
* X9 [1 T! w! G! b不過,在virtuoso編排!
3 i$ G7 D% o/ u- v但是,在驗證方面出了問題!1 c# ]7 I& |- B9 i
所有pin腳和接線全部都驗證ok!
6 k$ _$ U. H; J" f但是,只有一個錯誤!' m+ }; n4 w/ F( o
就是無法打gnd這個pin腳!
; G9 Z2 k9 [: @6 |2 M3 r只要打上去,在LVS方面就是無法驗證,5 I, j- r6 C9 P; o: P2 w
以下是我所看到的錯誤!5 V; }4 I3 `% k: ^+ W
請各位前輩給小弟新手我一個答案!+ P$ r: o1 ]* Z4 I# ^0 d7 q: Z
是否可以寄信給我!感激不盡!2 s, W  o6 j6 i9 f( |" Q
小弟的信箱====>jine608@yahoo.com.tw
! w4 i$ x# B, T8 R( [% Q
8 m5 V) l! ^) n& f% J5 h, ]) FLVS方面所出現的錯誤!
% b# o" I6 M* A- z' R3 T/ mERROR:check aborted due to pwr/gnd problem; see report file : VCO_test.lvs.report
6 {$ g5 S7 B6 b1 N- IERROR:check aborted due to STAMP discrepancies ; see report file:    VCO_test.lvs.report
% J0 R3 Q2 }: }9 r$ |***Galibre finished with Exit code
+ i0 b( X1 v& T2 L . O: J+ F, m, Y+ q+ B: d
以下是VCO_test.lvs.report0 \5 O6 s6 K; z
Extraction Errors and Warnings for cell "VCO_test.calibre.gds"
% c$ \0 M# Q% l7 y---------------------------------------------------------------' d; A6 K& `: Z& `( p/ o5 |9 r( u

0 ]" [3 }; B/ X7 G  ^WARNING:  Direct connection between different ports:9 A9 h3 [( T! @* o. m, z
          Port names:  gnd  gnd  
1 b! y2 c, A: ^' A9 n( cWARNING:  Direct connection between different ports:
2 k% N  b+ _' B0 p! I          Port names:  Vplus  Vplus  ' [! G, K% Y5 r% b- B
WARNING:  Direct connection between different ports:
# S- M( \2 e- q0 Y7 k* @. \          Port names:  Vminus  Vminus  
8 d$ L2 {1 P. p7 Z" EWARNING:  Direct connection between different ports:
- x* `3 ^  Y+ P& I* P. d% z          Port names:  vdd  vdd  
; H4 h( Y5 Q" X. c) mWARNING:  Direct connection between different ports:1 U5 U! R) I' C7 S
          Port names:  Vctl  Vctl  
+ w' Q3 p2 x1 o" P % |6 z) r: s, H2 _2 ]/ e6 [/ M

# r8 U7 T! U  {8 I
2 d6 ~; l, P/ V( ^Conflicting connections STAMPing layer sub:2 by layer psub.
! Y- p5 k/ \! W8 L: _# @  |& K   Location: (-247.595,2.410)
- X7 }; H$ J! D, K+ z- k! ?   Nets:     733 gnd
作者: wlyi0928    時間: 2007-3-29 04:12 PM
能否請問一下...您看起來是在學校使用CIC提供的佈局及驗證軟體,不知道是這樣子嗎?
6 I2 F, J- M, u  a又,請問您是用哪種製程呢?% b  X" h# U* a: i
5 \9 t2 q0 ^6 }; g- U7 x9 N& N
看您貼在這裡的report,感覺上Calibre LVS並沒有跑完,6 `2 J* P- M# C5 L8 r- |2 L: r
因為這兩行:"ERROR:check aborted due to pwr/gnd problem; see report file : VCO_test.lvs.report  o- N8 D  C4 B  r
                 ERROR:check aborted due to STAMP discrepancies ; see report file:    VCO_test.lvs.report"
, i: h3 z  h% d$ w2 @都顯示了check abort的訊息.. C( n/ a$ d1 ~" h4 B
另外,在extraction errors and warnings 也看到與gnd相關的錯誤訊息,+ S7 u. S2 N- u# `6 K
老實說,我大概有往一些錯誤方向做猜測,只是可能需要更多資訊才能找出到底問題出在哪裡.7 G$ _, F9 R* Q4 o8 M$ q
若您是使用CIC提供的TSMC 0.35um, 2P4M Polycide製程,8 m' g9 g3 }! i( f( P0 @
且若是您方便的話,是否能請您把該電路的gds file,用來驗證的Calibre LVS command file,和電路的netlist file寄給我,; h8 \) \: E) h% v1 H1 A0 k
那麼我或許能夠幫你轉gds file進來看看問題在哪裡, 再給您回報, 不知您覺得如何?/ h# `, V2 S' [1 A+ j
7 Y6 H2 M+ `" x8 P: c* G1 R" {
若您使用的並不是以上我所提到的由CIC提供的製程,  Z2 b" l# u6 |; [1 x
那...我再想想辦法,看如何能提供你關於此問題的解答.
+ [0 O  z, T" J' e; o
4 B5 z- B5 t9 s; \8 Z9 Q+ F嗯...我不知道在這裡留下我自己的email address是否會違反版規,
% S8 a7 K1 a$ O所以我暫且不留,若您覺得我以上的提議可以接受的話,
6 U+ ]+ ?) W  ]/ W4 o請您再留言告訴我,或許我再看用什麼方法私下給您我的email address.! I+ k  y) T" f, j( p
希望能對您有幫助.
5 K; c5 H, N2 ]5 c& }
( Z! X5 k1 q  C% }p.s. By the way, 我現在是學生,之前曾在業界服務過約兩年,因此在Layout及Layout Verification方面的能力雖然不是頂尖,
4 ~2 j% m; l* c; F* _但至少目前我在學校實驗室裡還沒有遇到我不能解決的問題.
1 O4 o8 O: ~( _6 @3 q' Q3 }, J另外,我想您也不用擔心您的電路資訊會被洩露出去,我只是純粹想看看有什麼地方可以幫忙您的而已.+ V- b. S  k. d; _1 s) g
當然,若您的問題已經獲得解決,那樣當然是最好的了.
  K% n. {: J# O祝您順利!!
作者: cjchao    時間: 2007-4-3 01:34 PM
標題: psub shortened
Looks like you have different ground pins and then they are shortened together via p-substrate.
4 o' X3 s/ w/ Z+ vYou could separate these p-substrate with usage of PSUB2 layer.
作者: lli3793    時間: 2007-7-23 06:57 PM
標題: 樓上說的對
我碰倒過,就是說短路了' k2 v2 ?' y3 a' H
你的 gnd 和別的 port 短路了,才會有這種現象




歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) Powered by Discuz! X3.2