班別代碼:96U01 上課日期:2007/6/25 到 2007/6/27 上課時間:09:30-16:30 報到時間:AM 09:00 上課總時數:18小時 招生名額:25名 地區:北 區 | |
主辦單位: | 工業技術研究院 |
協辦單位: | 中華民國微波學會 |
上課地點: | 台灣金融研訓院 502會議室 |
詳細地址: | 台北市中正區羅斯福路三段62號5樓 [周邊地圖] |
課程費用: | 每人NT16,000元 (含稅、講義、茶點、午餐) |
優惠方案: | 悠適菁英會員95折,悠適桂冠會員85折,悠適金星會員8折;加入會員請參考HTTP://WWW.RDIC.NET 中華民國微波學會會員可享9折優惠 |
課程重點: | 1.資料轉換器(Data Converter)之原理開始介紹- o8 F# \/ k. Z2 V/ u# j% R- t& B! L 2.各種ADC之架構介紹 3.低電壓、低功率相關之電路設計技術 4.以實際設計例子介紹ADC積體電路實現方法,包含電路模擬與測試 |
課程效益: | 1.完備ADC系統設計概念 2.熟習ADC積體電路設計技術 |
課程大綱: | ◆96年6月25日(一)" d' D+ P+ d, H$ `4 F& E 09:30-12:30 Data Converter Fundamental ▪Ideal A/D converter ▪Quantization noise ▪Signed Codes ▪ Performance limitations4 K( ^8 C4 y: ?2 H- X 5 l+ Q# w. C$ e* l- Z" W 12:30-13:30 Lunch 13:30-16:30 Analog-to-Digital Converter (ADC) Architecture- i) H. Z& [# C0 T k: I0 G ▪Integrating converters. D2 _3 H; m" u+ X* d ▪Successive-approximation converters ▪Algorithmic (or Cyclic) A/D converters, W0 `- H2 {# \& G: Y. X ▪Flash (or parallel) converters% W+ S( \' t5 m, X ▪Two-step A/D converters* {9 P" `4 s7 I6 z& B ▪Interpolating A/D converters% y1 z9 Y2 B& p1 E- `/ d ▪Folding A/D converters" e' v2 W" ^1 h; V, } ▪ Pipelined A/D converters ▪Time-interleaved A/D converters . Q0 Q( d( v( `, o& }6 l5 d [1 i5 K 8 l: m3 {1 T4 V+ Q4 E- {: T ◆96年6月26日(二) 9 d- h8 Q7 s' B3 V9 S 09:30-12:30 Sigma-Delta ADC Architecture- L3 C& [% K* L0 _! R/ {$ C+ X. d ▪Oversampling without noise shaping ▪Oversampling with noise shaping ▪System architectures2 m4 M9 O5 Z4 K2 } ▪Digital decimation filters ▪Higher-order modulators7 ^+ V. v# e7 ?, m3 f) O9 m ▪Bandpass oversampling converters 9 a; ^$ s! E; Z" Q 12:30-13:30 Lunch ! U* y. r/ t1 k3 X( ?& \' ^4 y' | N9 A1 A 4 {7 X ?( `6 P6 ^ 13:30-16:30 Low-Voltage/Low-Power Circuit Design Technique: f0 U; R" B7 p: D" |7 { ▪Switched Opamp _+ Z; B+ D# l+ A( o$ H a- V ▪Sub-threshold Opamp ▪Other low-voltage low-power technique + p9 [2 I( q1 j5 @ ◆96年6月27日(三)$ a. h6 x2 H, u+ x1 g6 z 7 p; t- O' P6 H4 `( j6 e7 x) M: m! } 09:30-12:30 Design Example I: SAR ADC and Pipeline ADC ! G' X4 K$ o$ X2 Y y5 Y- a1 P# I; s; o 12:30-13:30 Lunch 4 O8 }+ g" q0 S$ A9 t% r8 t 13:30-16:30 Design Example II: Flash ADC and Sigma-Delta ADC |
講師介紹: | ◆李順裕 教授4 O5 }2 S9 M5 p 5 n$ Y, t( W/ O4 P3 C, l 現任: •國立中正大學 電機工程學系 副教授* I! P- d. {( @: X. G9 }) ^4 j •IEEE Circuits and Systems Society Member( M$ z' P1 R+ i: [ •IEEE Solid-State Circuits Society Member •IEEE Engineering in Medicine and Biology Society 學歷:國立成功大學電機工程博士 經歷:$ z' q/ G1 \4 I/ ]) x, n# L! y •國立中正大學 電機工程學系 助理教授+ |9 X+ P* u: c u7 o •南台科技大學 電子工程系 助理教授 •南台科技大學 積體電路設計中心 主任 •工業技術研究院 電腦與通訊研究所 工程師* l9 G6 X7 v+ y6 ~8 q •華邦電子 消費性產品開發部 工程師 •羅技電子 製造工程部 工程師 •美台電訊 製造工程部 工程師 3 S( L0 L( ^/ U 專業領域:5 ]& J" D; y( x" ~, p •Analog Integrated Circuits6 T; E# r; ?& p& q- a/ F8 Z# ] •RF transceiver (UWB, WLAN, Zigbee) •RFIC circuits •Mixed-signal circuit and system •Biomedical circuits and systems5 w2 {( W0 K' b1 f& w! j: H9 F* J6 x •MEMS front-end circuits |
招生對象: | 大專以上電子電機相關科系畢業,曾學過電子學或類比積體電路設計課程者,建議以具備一年以上IC設計實務經驗之IC設計、通訊、視訊領域之IC設計、電路設計工程師尤佳,或對本課程有興趣者。 |
繳費方式: | ※即期支票: ▪抬頭:工業技術研究院 ▪票據:禁止背書轉讓之劃線即期支票9 i2 B. M# G4 O) D/ O4 T ▪請將支票掛號寄至11503台北市南港區園區街3-2號10樓之1 工研院資通所錢小姐收 ※銀行電匯、ATM轉帳: ▪收款銀行:土地銀行工研院分行 ▪收款帳號:156-005-000025 (土銀代碼:005) ▪收款戶名:工業技術研究院 ▪匯款時,請務必於備註欄中加註「資通所」及「參加課程代號」- m" n4 z3 B9 p; X' W% @- K7 y ▪匯款後,請將收執聯連同報名表傳真至(02)2655-7372錢小姐收, r' x- _3 i" ~9 e2 T- a, s1 x ▪ATM轉帳繳款,請於繳款後將收執聯連同帳號末六碼傳真至(02)2655-7372錢小姐收. r5 J4 P) _* i" O0 L/ j0 i ※郵政劃撥: ▪帳戶:財團法人工業技術研究院─資通所 % }& b! |6 v+ {# t/ I ▪帳號:19614649 ※現場繳費:開課當日以現金或以即期支票方式繳費 |
退費需知: | 若報名者不克參加,可指派其他人選參加,並於開課前一日中午前通知執行單位。& c; I" ]# N* @3 u+ ^3 I3 L 如需取消報名,請於開課前三日以書面傳真至執行單位並電話確認申請退費事宜。逾期將郵寄講義,恕不退費。0 V6 y7 d$ G9 }# t: C3 ?. f: z 執行單位連絡電話02-26557600-123錢小姐 |
報名方式: | 網路報名(24小時開放):http://www.rdic.net 通訊人才發展中心 傳真報名(24小時開放):FAX:(02)2655-7372 電話報名(週一至週五9:00~18:00):(02)2655-7600 ext 123 (錢小姐) |
報名聯絡人: | 錢小姐 |
變更: | 若因不可預期之突發因素,主辦單位保留本課程更改之權利 |
歡迎光臨 Chip123 科技應用創新平台 (http://www.chip123.com.tw/) | Powered by Discuz! X3.2 |