2 ~- G) O( t( F) G* t" q關於Synphony HLS之快速原型建造設計 1 z ]" `* u; v4 Q6 o) T藉由Synphony HLS及新思科技的Confirma™快速原型建造解決方案,IC設計團隊能大幅縮短設計週期(design cycle),針對其IC設計快速進行投片前(pre-silicon)之原型建造,並著手於高效能演算驗證(algorithm validation)及軟體開發。作者: jiming 時間: 2009-10-16 10:31 AM 為提前軟體開發及更快速的系統驗證所設計的C程式輸出(C-Output) 0 N5 P* z. K) ^* d% ?- K當使用Synphony HLS時,由於C模型的建造是流程開發過程中的自然衍生品(natural byproduct),因此Synphony HLS可有效補強C/C++語言的實作、驗證及嵌入式軟體開發(embedded software development)等流程。Synphony HLS的定點(fixed-point) ANSI-C模型可廣泛用於的系統模擬環境,及新思科技的Innovator、System Studio、VCS 及 SystemC 等流程的虛擬平台中,因此Synphony HLS可將以C程式語言為主的系統驗證的設計周期大幅提前。) x! s) w, l3 I, t
% R+ m) B% j0 S, B
新思科技副總裁暨Synplicity 事業部總經理Gary Meyers表示:「目前市面上還沒有一個自動化的方法,可以產生跨抽象性層級(abstraction levels)的一致性驗證(coherent verification)流程,也沒有可從當前熱門的M程式語言,轉化成具備最佳化輸出的實作流程。然而透過Synphony HLS,我們可以提供一個更為快速且更可靠的系統及軟體驗證途徑。而結合新思科技的系統原型建造(system prototyping)及硬體輔助系統驗證(hardware-assisted verification)等解決方案,程式設計團隊可以更經濟可靠的方式,來設計並驗證複雜的晶片程式及軟體。」 + U0 h" D7 O, d0 _9 { 3 c G z+ x6 y. e此解決方案包含的套件及上市時程9 Q2 }2 {$ @; C8 \/ J* q
Synphony HLS解決方案包括M合成技術(M-synthesis technology)、C模型產生(C-model generation)、Synphony HLS高階IP模型程式庫(IP model library),及為ASIC及FPGA所設計的Synphony HLS 引擎。Synphony HLS目前僅供部分用戶使用,預計2009年底全面上市。作者: chip123 時間: 2009-10-20 03:22 PM
新思科技(Synopsys)董事長暨執行長Aart de Geus博士 將獲全球半導體聯盟(GSA)頒贈模範領袖獎 以表揚他對半導體產業的貢獻 3 y% U% b7 p8 E% i& J4 H n6 U. {, i+ A) S/ I+ n" H
全球半導體聯盟(Global Semiconductor Alliance,GSA)宣布,新思科技(Synopsys)董事長暨執行長Aart de Geus博士將獲頒「張忠謀模範領袖獎(Dr. Morris Chang Exemplary Leadership Award) 」,該獎項將於2009年12月10日在美國加州聖塔克拉拉市(Santa Clara)所舉行的全球半導體聯盟晚宴上頒發。 5 e$ D7 A- u, z; ^- k* R- y0 I, \5 s6 m+ S# w2 ^0 ^& U" `. `" N
全球半導體聯盟(GSA)於1999年起開始成立「模範領袖獎」,該獎項第一屆乃授予台灣積體電路製造公司(TSMC)董事長兼執行長張忠謀博士,而今日「張忠謀模範領袖獎」旨在表揚個人以其願景及全球領導才能、促進整體半導體產業改造與提升之卓越貢獻。作者: chip123 時間: 2009-10-20 03:22 PM
Aart de Geus博士表示,獲頒GSA第十屆張忠謀領袖獎項實屬殊榮,因為EDA與半導體製造(manufacturing)是確保雙方共同客戶(即IC設計業者)成功的重要支柱,而這些客戶絕大多數是GSA的成員。他強調: 「如同我們累積的專業技術需仰賴其他人協力的創新與執行,我深知個人的專業歷程乃植基於半導體產業先鋒及新思科技全體同仁的才幹及努力之上。我很榮幸能得到這個獎項,而對於能夠在這個令人振奮的產業裡工作並擁有這麼多的機會,我心存感念。」 0 C4 M% P/ C- w' y% a0 x- \ ' r7 O. s3 d7 L! N自1986年共同創立新思科技以來,Aart de Geus博士帶領新思科技從一家專精於電路合成(synthesis)的公司,成長為電子設計自動化(EDA)的全球領導廠商。而由於身為邏輯模擬(logic simulation)及邏輯合成(logic synthesis)的專家,Aart de Geus博士於1999年獲選為美國電子工程學會會員(Institute of Electrical and Electronics Engineers ,IEEE)。 ' u' C: W5 r& O% H7 w) d- _" m0 O
/ V6 E3 ~! a7 Q' h6 x; @8 NAart de Geus博士在半導體產業的成就為他贏得許多榮耀,其中包括獲頒2001年IEEE電路系統產業領導獎(IEEE Circuits and Systems Society Industrial Pioneer Award)、2007年IEEE羅柏諾伊斯獎章(IEEE Robert N. Noyce Medal)及2008年EDAC/CEDA考夫曼獎(EDAC/CEDA Kaufman award),並於2002年被美國電子商業雜誌(Electronic Business magazine)評選為年度最佳CEO、以及於2004年被安永公司(Ernst & Young)評為北加州年度最佳IT企業家。此外,Aart de Geus博士於2005年11月被美國電子商業雜誌列為十大最具影響力領袖之一、於2007年11月獲矽谷領導集團(Silicon Valley Leadership Group ,SVLG)授予「矽谷之光終生成就獎(Spirit of the Valley Lifetime Achievement Award) 」,並於2008年10月獲頒菲爾考夫曼獎(Phil Kaufman Award)以表彰其在EDA領域的傑出貢獻。作者: chip123 時間: 2009-10-20 03:22 PM
Aart de Geus博士積極參與和半導體產業相關的組織,例如擔任矽谷領導團體(Silicon Valley Leadership Group)的董事長、以及身為TechNet、全球半導體聯盟(GSA)及電子設計自動化聯盟(Electronic Design Automation Consortium ,EDAC))等機構的會員。另外,他也熱心投入下一代的科技教育,於1999年創設新思科技拓展基金會(Synopsys Outreach Foundation),在矽谷推廣科學及數學計算的學習專案。 2 g6 Z, W" ?. }9 p) y. g2 v3 y
- y. o. ?; ^4 P3 Q全球半導體聯盟主席Jodi Shelton表示:「我們董事會成員推選Aart de Geus博士作為2009年度張忠謀模範領袖獎授獎人,我們很興奮能夠頒發這份獎項表揚他非凡的企業願景及產業領導能力。我們肯定他在其早期職場生涯,便致力於推動EDA工具整合以促使整體產業前進。他是一個兼具科技與智慧的創造者,當整體產業面臨極具挑戰的時期,他總是努力不懈地朝著產業所需的概念與方向前進。我們已迫不及待在年度頒獎晚宴上彰顯Aart de Geus博士的成就。」作者: tk02376 時間: 2009-12-9 10:24 AM 標題: 瑞昱半導體選擇新思科技為其首要策略夥伴(Primary EDA Partner) (台北訊) 全球半導體設計、驗證、製造軟體暨IP領導廠商新思科技(Synopsys)近日宣布,已與提供通訊網路、電腦週邊及多媒體應用之IC產品領導廠商瑞昱半導體(Realtek Semiconductor Corp) 簽署更緊密的合作協議,並選擇新思科技為瑞昱半導體的首要策略夥伴(Primary EDA Partner)。根據這項新的長期合作協議,瑞昱將針對新思所提供的 Galaxy™實作平台(Galaxy™ Implementation)、 Discovery® 驗證平台(Discovery® Verification)、Confirma™快速原型建造平台(Confirma™ Rapid Prototyping Platforms),以及DesignWare® IP解決方案和設計諮詢等多項服務,擴大其採用範圍。 }# {+ \0 {: T" Y. a
, y- a& ]6 j1 j* |0 O' W瑞昱半導體總經理邱順建指出,在規劃晶片設計流程的過程中,我們不會只考量設計工具本身而已,而是會選擇一家和我們一樣、能夠創造差異化系統晶片(differentiated system-on-chip )解決方案的公司,而這也是我們之所以選擇新思科技作為首要策略夥伴的原因。他表示: 「經過與新思科技多年的合作以及廣泛採用該公司所提供的技術,我們得以透過更符合成本效益(cost-efficient)的方式,成功設計出具備高效能(high performance)及節能(energy-efficient)的產品。展望未來,我們將持續善加利用新思科技的領先技術及全球性的支援服務,以促進我們設計效率的提升與加速新產品的開發。」 7 b+ m" [" g# v" S+ g
: m) u& E- e, ~5 `0 A5 l
新思科技總裁暨營運長陳志寬表示: 「創新的晶片級(chip-level)解決方案的研發及問世,需仰賴多重設計領域(multiple design domains)的專業以及對整體系統(entire system)的了解,而瑞昱半導體無疑是業界中能夠達到上述要求的佼佼者。我們很高興新思科技所提供的各項解決方案,能協助瑞昱半導體不論是在晶片級(chip-level)或系統級(system level)的數位設計(digital design)、類比設計(analog)以及RF射頻設計(RF design)等核心能力上,都能夠有所臻進,同時也相信我們這些先進的技術,是鞏固雙方合作關係的基石。」作者: jiming 時間: 2010-1-21 10:58 AM 標題: 新思科技發表新的DesignWare音訊編解碼IP技術 Synopsys的DesignWare音訊編解碼IP解決方案已應用於超過1億件裝置中 # i; D) o9 K" b" s3 F% G
3 n% ?, i1 n9 b- Z) q5 B (台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)最近發表其第40項音訊編解碼(audio codec)IP技術,以及已應用於中芯國際 (SMIC) 65奈米製程的DesignWare® 96 dB Hi-Fi 音訊 IP。Synopsys在音訊IP的研發經驗超過12年,可提供IC設計業者支援多達20種不同製程節點(process node)的高品質音訊IP解決方案,不但能滿足180奈米到65奈米等不同製程的需求,且擁有從80 dB 到 103 dB的效能水準。這套獲多國技術支援專家背書,且已應用於超過1億件裝置的矽晶驗證(silicon-proven)音訊IP組合解決方案,可協助IC設計者在SoC設計上降低整合風險、加速上市時程,並達成一次就完成矽晶設計(first-pass silicon success)的目標。 . X; v3 b4 l5 ] : i' }* B9 _5 H( r3 k' x中芯國際設計服務中心副總裁Max Liu表示: 「在SMIC製程技術的開發上,我們一直都有採用新思科技的DesignWare 混合訊號IP,而雙方也維持長期的合作關係。將Synopsys的DesignWare 音訊編解碼技術應用於中芯國際65 LL製程中,讓我們得以協助雙方共同的客戶,將關鍵的音訊功能整合於其SoC的設計中,並得以快速進入量產(volume production)。」2 p# l# _, E# y3 A/ x
I! G+ Z E e; U
DesignWare 音訊 IP解決方案為音訊記錄(audio record)及錄放頻道(playback channel)提供全面性的功能組合。記錄頻道的功能包含類比對數位轉換器(analog-to-digital converter,ADC)、音量控制(volume control)、頻道瀘波器(channel filter)、麥克風偏置(microphone biasing)及麥克風揚聲器(microphone amplifier); 而錄放頻道(playback channel)則包含數位對類比轉換器(digital-to-analog converter,DAC)、頻道瀘波器、頻道混合器(channel mixer)、音量控制以及線性驅動器(line-driver)、耳機驅動器(headset driver)及揚聲器驅動器(loud speaker driver)等功能。這些功能能讓IC設計者為那些對於價格及性能較敏感的消費者提供最佳的電子產品音響效果。透過這套能提供高產能率且功能強大之音訊編解碼解決方案,可大量簡化將音訊IP整合進嵌入式設計(embedded designs)所需花費的努力。作者: jiming 時間: 2010-1-21 10:59 AM
新思科技解決方案事業群(Solutions Group)行銷副總裁John Koeter表示: 「作為類比IP的領導廠商,新思科技將透過具彈性且高品質的音訊IP解決方案來協助各種不同的需求,以及提供與分立原件(discrete component)相似的效能水準,以持續擴展新思在矽晶驗證(silicon-proven) DesignWare IP的解決方案組合。而新思科技高品質的DesignWare® 音訊 IP解決方案,已獲20種不同製程技術實證且應用於超過1億件裝置中,能協助IC設計者降低整合風險、並滿足各種音訊SoC設計對於效能、功率(power)及面積(area)方面的需求。」 2 ~) q$ k4 ^" l8 h5 d
4 W7 g0 Z$ P- d. ]8 e立法院王金平院長則表示,國家品牌玉山獎嚴謹審核,促使企業專注核心事業、紮實管理績效,以突破框架的創新思維再創新局,與經濟部現正推動的五項亮點產業提昇與轉型政策同為台灣經濟重要推手,引領整體產業發展。 7 o' d4 V# n% B7 v2 {& x
' `5 K, F+ @- ?( I
台灣新思科技董事長葉瑞斌表示,近來歐債危機肆虐,全球經濟活動降溫,大多數企業的投資行為趨於保守,新思科技卻加碼投資台灣,合併思源科技的總金額達新台幣122億元,這是新思科技繼2004年響應政府矽導計畫成立「台灣研發中心」後,對台灣又一次的重大投資,不僅凸顯新思科技肯定台灣產業的策略地位,展現持續投資台灣的決心,也可作為吸引其他外商投資的模範。 , L- v d* u- Y4 [3 | |
6 Q# P0 G0 o# y& D! S6 m5 {葉瑞斌強調,面對快速變動的全球經濟發展環境,新思科技仍將持續投注於技術的創新與研發,而我們也將持續與本地的客戶保持密切合作,除了提供先進的技術之外,並加強協助客戶有效整合資源,共同創造產業發展的契機。 5 B' S+ u, ?$ b* B5 v7 _2 S- r# Q7 R4 \/ |. _2 c
國家品牌玉山獎「傑出企業類」今年共選出十三家廠商,經過主辦單位邀請學者專家兩階段評選後,推選台灣新思科技為全國首獎,其他獲獎的企業還包括一零四資訊科技、京元電子、國眾電腦、宏佳騰動力科技、中國信託人壽等。主辦單位說明,玉山獎持續引導企業重視產品創新研發、管理制度、品質提升、顧客服務及加強職業訓練等面向,提升台灣產業之品牌競爭力。作者: mister_liu 時間: 2012-12-19 03:41 PM
愛美科(Imec)與新思科技(Synopsys)強10奈FinFET先進製程合作* Q' Y( ?8 Z! u2 p; z
此舉將強化新思技Sentaurus TCAD模型(models),以因應新世代FinFET技術要求 - r5 L& G& j% Z' T
- z& X, x1 J5 a& Q* ~
(台北訊) 比利時奈米電子研發機構愛美科(Imec)與全球晶片設計、驗與製造及電子系統軟體領導廠商新思科技(Synopsys)近日宣布,方將擴大合作範圍並將電腦輔助設計技術(Technology Computer Aided Design,TCAD)應用於10奈米鰭式電晶體(FinFET)製程。此合作是以14奈米等製程為基礎,而透過這項合作案,新思科技的Sentaurus? TCAD模型將可有效支援新世代FinFET裝置。雙方的合作將包含新裝置架構的3D建模(3-D modeling),可協助半導體產業生產高效能、低功耗的產品。 & y: F2 f7 h& l8 O
! K1 }! c) n0 }7 g1 H% n+ `
愛美科邏輯程式部(logic program)總監Aaron Thean表示,我們當前的研發重點在於解決10奈米製程所面臨的半導體裝置及材料上的挑戰,而新思科技是TCAD技術的領導廠商,與新思科技合作將可強化我們在先進研究領域的影響力。 3 T. M/ K# m5 w$ E& p* q& ^3 J * {, V" T F, l$ m愛美科與一流IC廠商合作研發先進CMOS微縮(scaling)技術。這項技術涉及的不只是如何縮小晶片尺寸,裝置微縮(device scaling)還需要新材料(materials)、裝置架構(device architectures)、3D整合及光學(photonics)等各式新技術的支援愛美科與新思科技的合作特別強調FinFET與tunnel FET (TFET)在新裝置架構的開發及優化(optimization)。於12月8日至10日在舊金山所舉辦的2012年國際電子元件大會(IEEE International Electron Devices Meeting,IEDM)上,愛美科發表了用應力源(stressor)升載子遷移率(carrier mobility)的研究論文,這對10奈米FinFET裝置的微縮相當重要。而使用新思科技的TCAD工具將有助於愛科加速此項研究的發展。 1 t, e- M% J% e) d7 n7 ^0 ]: H. }
4 }; O; e8 q( h6 s. {5 F
新思科矽晶工程事業群資深副總裁暨總經理柯復表示:「與愛美科擴大合作有助於提升新科技對於新世代FinFET裝置建模的TCAD擬工具。愛美科為一以先進研發著稱的知專業廠商,而雙方的合作將有助於強化新的TCAD解決方案。 - U& f% |3 n: u$ X" A
7 D- r+ j1 `. yAbout Imec h8 F( c* X2 u3 [0 |; q3 ^) \2 @2 M0 r' b
Imec performs world-leading research in nanoelectronics. Imec leverages its scientific knowledge with the innovative power of its global partnerships in ICT, healthcare and energy. Imec delivers industry-relevant technology solutions. In a unique high-tech environment, its international top talent is committed to providing the building blocks for a better life in a sustainable society. Imec is headquartered in Leuven, Belgium, and has offices in Belgium, the Netherlands, Taiwan, US, China, India and Japan. Its staff of close to 2,000 people includes more than 600 industrial residents and guest researchers. In 2011, imec's revenue (P&L) was about 300 million euro. Further information on imec can be found at www.imec.be.作者: heavy91 時間: 2013-1-8 02:43 PM 標題: 台灣先進晶片設計公司選用新思科技的PrimeTime SI做為簽核(signoff)工具 祥碩科技、凌通科技和虹晶科技在時序收斂(timing closure)過程中節省了數周的時間 4 G8 K8 B- \$ ?1 N' l" Y) H W
% ?0 ~1 s: D+ L" J4 `Highlights8 k Y" A- Y' S3 x! h" R
整合的信號完整性分析(SI)與延遲運算技術,提供比第三方附加式解決方案更快而精確的結果 ) [- d. b% Q4 J, C2 `$ C
以簽核為導向(Signoff-driven)的ECO(engineering change order)導引指令結合IC Compiler,可有效縮減時序收斂的周轉時間(turnaround time) # I1 ]" X& q3 h