Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5114|回復: 1
打印 上一主題 下一主題

[問題求助] 加入I/O PAD後的驗證?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-22 16:26:50 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請教一下各位大大,當電路在加上I/O PAD後,然後去跑LVS驗證,可以的。, s6 i7 U, y0 f6 S3 M- H
& B: z: R. d1 |
可以分享一下是如何做到的。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂3 踩 分享分享
2#
發表於 2008-12-24 15:22:11 | 只看該作者
1.將 I/O PAD schematic (or netlist) 加入原有的 schematic (or netlist) 中; 若是assura是加入schemtic 即可作LVS驗證.若是calibre or dracula 則需整合入原netlist 中.8 P8 Y  M+ q) |! @5 I3 w2 M0 |
2.若是有把握 or  不想驗證 I/O PAD ,可以在LVS command file 中,將 I/O PAD 部份排除不驗.+ l* V7 ?  g8 y6 @
ex: dracula ==> DELCEL @ (cell name)
) Q1 j) W) O- @  ~* C" g       calibre ==> EXCLUDE CELL "cell name1" "cell name2".....
& ?, f! O$ d1 ?! h/ `但是第2方法我不建議使用,有其使用上的盲點.& F8 [) w) V. h+ B0 }# m% A' p
希望有幫到你!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-29 07:32 PM , Processed in 0.098013 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表