|
驗證 FastForward 移轉計畫係自 2009 年起進行前導試驗,在此期間已有眾多的驗證小組移轉至VCS,大幅提升其驗證有效性及生產力。而這些小組橫跨各種不同的市場區隔、公司規模、地理位置,工作範圍則涵蓋多元的設計規模、驗證方法及技術節點等。
* d0 `7 y7 v$ y" J# U0 ?- ?8 ]. M6 D3 \
VCS 支援 VMM、OVM 2.1.1 及 UVM 1.0
4 X% K N' l, ]2 m K' Z" l6 Y
" x/ R) Y# x% ^ 新思科技同時也宣布,VCS 支援即將推出的UVM 1.0 方法規格(methodology)。此方法結合了對 VMM 與 OVM 2.1.1 的支援,可為VCS 使用者提供當前業界最廣泛、最成熟的SystemVerilog 支援。
9 d6 L+ n. t- D" ]! D; u
8 G! |& ]# f0 s( T; K) _3 E; T! j# d7 C 「AMD 自2008年就已開始使用支援OVM規格的VCS解決方案。」AMD資深研究員Warren Stapleton表示:「VCS對於支援SystemVerilog 實作設計環境的技術相當成熟,我們對於使用包含VCS之OVM架構的決定感到非常滿意,因為我們已看到生產力的提升。而現在UVM已成為Accellera組織的標準,我們期待移轉至UVM規格之後,VCS能協助我們享有相同的設計優勢。」 4 |& o1 ?! \3 K" `
( N Q2 X9 D P7 O 新思科技驗證事業群資深副總裁暨總經理Manoj Gandhi則表示,我們很認同Accellera組織近來對整合設計驗證標準的努力,使業界對於推動SystemVerilog設計語言更趨於一致,而隨著驗證挑戰越趨嚴峻,我們仍將專注於投資業界領先的 SystemVerilog 技術,以期能在效能、偵錯、覆蓋率收斂及驗證IP等方面,都發展出更先進而創新的技術。
) t/ q% y: ?9 t+ O; ^6 j9 t; I' |! u Z' t5 {! x2 ]% U1 \$ Q1 c
關於 VCS' F. x$ }+ F2 _ \3 m: S' H2 k+ ~) o) Z, `
4 i, R! p# O, ]6 ?" M1 F
根據新思科技收集的先進設計資料顯示,目前有90% 的 32nm(及更先進的節點)設計及 60% 的 45nm 設計皆是以 VCS 進行驗證。全球前二十大的半導體公司大多以VCS作為主要的驗證解決方案,包括高效能的模擬引擎、約束條件解算器引擎、原生測試台、廣泛的 SystemVerilog 支援、驗證規畫、覆蓋率分析與收斂,以及整合式偵錯環境等。 |
|