Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 16457|回復: 23
打印 上一主題 下一主題

[問題求助] layout到快沒信心了~

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-1-31 23:04:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近接一個adc的案子,從去年的25日,弄到現在,都還沒弄好
* o8 K4 P' {. o/ M8 K, ^  j+ x: [弄到現在光是看到layout,就很頭痛。雖然各個block都有,也都修改好了,但是當初做的人
; M/ b! a" E5 O; U0 v2 Z/ W  o* v6 X( h: ^卻是東拆西拆的,雖然各block有8成的完好度,但是東拆西拆的電路,卻是雜散的,找地方放。! b: ^7 l4 `1 J3 T- V
弄到現在真的是越做越沒信心,心情越做越 down。更慘的是tapeout日子都快到了。+ k# F* Q4 P5 X& ^  U

. }9 a6 e, x5 f3 u想請問一下,如果各位前輩們,如果接手的案子中,如果是像這樣子layout的各block只有八成的完好度的話
0 x/ U' u7 d9 N) \; M" h你們會怎樣做?? 整個floor plan的擺放位置,跟前一個adc又不同的話,你們又會怎處理??
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
2#
發表於 2010-2-1 01:41:00 | 只看該作者
1散的block 重做會比較快,不然你trace 出電路時時間就會花很久.
3 |* m+ o( u1 }2 F* T2做出後再給designer PEX 去post-sim 就可以.
3#
發表於 2010-2-1 14:36:05 | 只看該作者
接別人的如果電路小我會重新Layout
0 s5 o  e% K& T6 M7 Y/ d% @如果是大電路那只好硬著頭皮做囉~~: U( L6 U- J4 z7 Z5 W

- ^. o# k5 X* ^加油~~
4#
發表於 2010-2-4 14:17:49 | 只看該作者
回復 1# ynru12
" v; `; w" Y, W, _; d0 R1 i8 Q4 M& R5 e

* t5 [3 Z6 l) e3 c  E% y& h6 k    Hello~我可以了解你的感受~但是請您加油支持下去~等到結束後~你的能力會更上一成的~努力會有代價的~我前年也有碰到類似的問題~那時以為自己快撐不下去了~還好我師傅有在旁邊~我們就一邊做一邊"暗"! ~$ _& ]+ [1 X- B% C4 b: F; o( Z- Z
的做完~做完後~真的覺得有跟以前的自己不同~現在我雖然不是很厲害~但是~加油~咬著牙~撐過~加油喔~
5#
發表於 2010-2-7 14:32:44 | 只看該作者
回復 1# ynru12 1 W9 E1 ?9 O' N* |

9 v! G+ ]- G* S# _  q2 S+ `0 E; C加油阿! 撐過去就開心了!!
6#
發表於 2010-2-8 15:15:48 | 只看該作者
一定要有耐心,总会过去的。平静的心最重要!
7#
發表於 2010-2-18 18:32:37 | 只看該作者
回復 1# ynru12
7 d; n# R0 w' b6 Z( X6 r2 M/ L: ]9 \% G, O) h; G" G

' U9 }3 Y1 t, |" {8 q5 ]    佈局工作就是要具備靠自己去完成的能力和觀念,從專案規劃、floor plan、執行佈局工作、whole chip routing & verify。如果有他人幫忙也要盡可能自己完成才會有真正的體驗。
- |8 K3 ~6 c0 R% m% x' Q承接案子有兩種,一種是完整專案晶片,你可以憑藉經驗和電路設計觀念去做好floor plan,再開始你的佈局。另外一種是承攬外包案,客戶會給予舊的參考檔案,也許會提供floor plan, \. u/ l/ q( V1 Z
你只須做好佈局即可。
0 K4 K/ b3 y8 i; Y0 P+ [但是大多數的案子都需要進行佈局最佳化,以期獲得較小的佈局面積來降低成本,所以會將大部分的重要電路集中佈局,比較不重要的電路就會拆開找空間放。大部分Fully Layout會是如此。要知道電路如何拆解就需要了解電路設計,可惜大部分的Layout engineers 欠缺電路設計觀念,甚至對製程技術也非常陌生,因此只是按照過去或是別人的圖形參考與複製。當遇到不同電路和floor plan時就會漫無目標,並且想要用抄襲方式去進行佈局,如此就會需要了解哪些電路被切割移動到其他地方,這會讓你花非常多的時間在了解他人的佈局,因此進度嚴重落後降低工作效率,在時間壓力下,會覺得無力感。% t' M2 c, h. C
9 Z# ?# g4 K1 x: O4 _  K1 F
這樣看來似乎是承接專業能力與經驗不足以解決的案子,這是成長的機會,可以藉由他人的協助,自修或是進修,建議找專案經驗豐富的人協助,並且瞭解佈局設計原理$ X! {( E3 {9 Y4 d* v# S- v
切記!年資不等同於經驗,有些人做了很長的時間卻僅有個位數的專案經驗,有些人速度快,短短幾年就有幾十顆佈局專案經驗,佈局最不好的行為就是對著螢幕發呆,如果工作是沒有章法,那麼就會亂成一團。
$ w  i; ^/ k( Q, w' g) R" u0 `  A1 g5 A5 `
ADC是很簡單的電路元件,應該不需要10個工作日就可以完成,如果有空可以用原電路圖,進行不同條件的佈局,就可以累積更多經驗
$ ]4 L: u; M  [2 ]也請小心ADC有位元的問題,只要沒有處理好佈局,恐怕會有1~2位元無法正常動作。' y) F7 Q" \+ L

" X; |; y$ v" I0 w) C1 n3 j簡老師
8#
發表於 2010-2-26 09:21:56 | 只看該作者
分享的不错。。。
9#
發表於 2010-2-27 01:41:44 | 只看該作者
這個分享 很實在 ... ! ^( e: W& P  y1 _; Z
"佈局工作就是要具備靠自己去完成的能力和觀念,從專案規劃、floor plan、執行佈局工作、whole chip routing & verify"
10#
發表於 2010-3-3 10:36:59 | 只看該作者
加油!撐過就是你的~經驗是靠typeout的多寡.
11#
發表於 2010-3-4 16:37:44 | 只看該作者
本帖最後由 cooky0818 於 2010-3-4 04:38 PM 編輯
# x! |  N% F! {3 u  r4 ?# H
% J3 R" h6 @/ ^9 e加油!撐過去喔...
5 o" E$ t/ ?0 l, ~
' O, j3 ]* d' V  F+ qlayout常常會遇到修改其他人的block6 }6 s9 a% o" a) S
1 ~! e; m' {0 v! s- t* z
定下心來...一件一件事情分開處理....
" k0 M& s. C2 v5 l# T" ^+ u! u8 W! x; x9 v5 E
加油...
12#
發表於 2010-3-18 23:07:34 | 只看該作者
我現在也是新手菜鳥~
( W4 E' ?$ S/ p& F  E  ~現在都是接修改的IP居多,# A  k( r5 a$ G
現在就遇到散的~要修改又要新增device~
" l9 Y0 \. i% n5 C1 J呼~只能靜下心來了解他的電路分布再進行下一步嚕~& Y/ z; @( u6 p. ^5 E, O# ~$ `
現在的我正在努理累積經驗中!!
+ M3 l- F( ~* U% e# \希望哪天能讀當ㄧ面嚕!!
13#
發表於 2010-3-19 08:54:44 | 只看該作者
本帖最後由 yuany 於 2010-3-19 08:58 AM 編輯 2 C7 S, |" t6 H# l2 e9 ?& C- k0 J2 G; N

% Q+ Y, D: Z, ?! `- O% ~关键是你的心态问题啦~~~* n: N: N- r" ^/ X6 \3 q) N
在连线的时候不要想太多~~也不要去想什么时候tapout
! d! \' e* y3 x7 G9 c+ ^8 J  T因为你想的越多,浪费的时间也越多~~, P: K3 I8 w9 q3 U

5 g. P( _* w0 _3 R% D另外开心你也得画完,不开心你也得画完,你觉得怎么选择会好一点呢!
14#
發表於 2010-3-20 22:58:32 | 只看該作者
加油加油! 先從subckt開始...從小的部分驗證...做一些DRC/LVS先求對~ 再去壓一些面積或效能去求好!# x! [) @0 O. p0 N
相信一定能慢慢做完whole chip! ^^"
15#
發表於 2010-4-7 20:07:55 | 只看該作者
如果是我
! O+ D1 e: l) Z1 H2 @0 T8 L% A2 T+ ]+ z0 m8 `+ R
我會先把原始的佈局看一次- j5 |" z7 u  W& i, e
" j) x/ I, H$ d  G# n9 i; _
然後重lay!
7 {6 X- I- ?- O, B
% u5 Q( _8 K8 n7 |0 c' u# T因為不是自己畫的
/ L% A4 k6 A! J8 _# w會很沒有感覺...
, a, E5 K  H4 {) F只會越做越糟!
3 z2 `$ z' `* G然後就是浪費時間!
4 d& p- t* w! |8 A最後還弄錯!4 _/ {( i8 G) Q
7 B  s2 E( l$ G* ?9 C6 ~& ~/ I
不如一次搞好
3 R5 Y8 ]2 ?8 u/ B( ^自己重來8 S! Z9 z+ ?# K5 K" U. v- H0 H
這樣一來; q7 E4 V' ]! J+ Q2 z
就算rd要改善電路, H3 @' J! }1 ~, F6 l
你也可以馬上知道改何處!
16#
發表於 2010-4-22 06:31:35 | 只看該作者
真的 最近接觸到的都是修改block 本來也有點不知所措 9 f  s0 O9 F! u4 p& Y0 m1 w2 L

" T* y) b; I) z看了大家的建議 希望我也能馬上進入狀況
17#
發表於 2010-5-21 11:11:41 | 只看該作者
大家一起加油吧,我感觉静下心来就好了
18#
發表於 2010-5-23 20:36:53 | 只看該作者
淡定。淡定。淡定。淡定。淡定。淡定。
19#
發表於 2010-5-26 13:57:25 | 只看該作者
先RUN各個BLOCK...看缺那些~% I( x& [1 k% z$ [- j, h
若槁不出頭緒就把整顆CHIP丟下去RUN...
20#
發表於 2010-5-28 01:21:01 | 只看該作者
恩 最近也在學layout  想到頭腦快爆炸了
: T3 \. |" x  ]4 v% }# [1 {9 z8 b4 f, ^2 J
加油吧
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-18 01:04 PM , Processed in 0.147518 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表