|
3#
樓主 |
發表於 2010-6-10 17:23:55
|
只看該作者
寅通科技領先推出符合產業標準的55奈米LP(Low Power)製程記憶體編譯器(Memory Compiler)與微型設計元件庫(Cell Library)! U1 Z1 ]& p! M
第一套通過世界級晶圓大廠矽驗證的解決方案,提供更具彈性、便利性且完成符合產業標準的55奈米SoC,滿足客戶對製造彈性的高度需求 * `/ K0 a7 s& f8 s- c& A
9 [8 b7 h/ x- w( |" C, O
【新竹 台灣】2010年6月10日 1 B7 H1 Y( D8 |6 |$ |
矽智財IP研發銷售領導廠商 ─ 寅通科技(Innopower Technology Corp.)今日宣布推出符合產業標準的55奈米LP(Low Power)製程記憶體編譯器(Memory Compiler)與微型設計元件庫(Cell Library)。新推出的55奈米記憶體與設計元件庫符合產業主流標準,可提供客戶較高的設計與生產彈性。而IP本身即為密度更高的半製程(Half-node)解決方案,除提供完整七套記憶體編譯器(包含SP SRAM、DP SRAM、1PRF、2PRF、ROM記憶體與Ultra-High-Speed以及Ultra-High-Density記憶體),可充分滿足客戶在各種應用的需求外,微型設計元件庫更進一步提供了小型化的差異特性,大大提升了客戶在生產彈性與開發成本上的競爭力。這款設計精良與充分考慮客戶需求的55奈米LP記憶體編譯器與設計元件庫已經通過晶片驗證,且已有全球一線領導廠商採用中。
9 z! x/ i$ ], g' g4 g3 J9 j
0 K& \9 |+ K9 A" l! F& {% z k3 j對於一些量大市場的應用,例如無線、消費性電子、高解析度可攜式影音設備等應用產品,在設計初始便需考量其效能與功耗。這些應用的SoC設計較為複雜,動輒需要數百個記憶體單元來處理影像或網路通訊的資料。寅通科技新推出的55奈米記憶體編輯器與微型設計元件庫,能提供較65奈米更高的電晶體密度與效能,解決記憶體的漏電與功耗問題,進而大幅提升整體效能,滿足客戶的需求。 |
|