Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
12
返回列表 發新帖
樓主: Bookert0921
打印 上一主題 下一主題

[問題求助] 模擬OP時close loop出現奇怪的振盪現象

  [複製鏈接]
21#
發表於 2010-6-5 23:38:02 | 只看該作者
謝謝chungming大的回應
2 b4 d' V& s9 p+ l7 _) F1 _可以請問一下,考慮上述in/out common mode的情況下8 s) ^$ I" ]/ v
接成UGB為何在模擬上仍可從foll ...2 z* \5 t8 h- r0 R( b' J
Bookert0921 發表於 2010-5-28 10:44 AM
" Z/ q- t& M" F, x4 ], J1 ~6 F
+ ?0 E/ _6 T6 L0 B* A  _9 E$ n

1 v  C' T0 }1 \7 C( g    呵呵~~~
, ^2 [, h/ X% v9 A依我看你的輸出波形並不是從"0到VDD"都可以follow阿2 D/ D% q/ S7 j6 ~% i
下限沒到0阿 況且接近下限時訊號已經沒follow了& [: @# l& H9 _
(拖著長長的尾巴要很長時間才接近0)2 ~/ a, H) }- n
並且接近VDD時 已經震盪了
8 k7 s  \  S9 v) k* X怎麼會是有follow呢?
22#
發表於 2010-6-7 13:45:17 | 只看該作者
DC bias上  
: ?6 A  e' Z, _' t4 h" rId(M3) 要略大於 Id(M1)=Iss/2 是比較好的設計 5 @5 Q$ o) T  r% m9 [! Z7 F" u, J
所以當Iss全數流至M1上時8 ~( d4 D2 ?2 j. y/ K+ I( ?
M3也不至於完全關掉
23#
發表於 2010-6-8 21:27:29 | 只看該作者
我的理解还是phase marge的原因,这种情况的发生是因为你是用线性区的mos做调零电阻,在扫输入电压的时候,在接近VDD的时候CC与RC(MOS电阻)形成的零点会飘,使得phase marge不够i。你把mos电阻换成普通电阻试试,应该不会有这种现象了~~
回復 支持 1 反對 0

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-19 04:01 PM , Processed in 0.114014 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表