Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3548|回復: 0
打印 上一主題 下一主題

[好康相報] 3/8 Tektronix 與Ansys專家對話: 從仿真到測試的完整解決方案

[複製鏈接]
跳轉到指定樓層
1#
發表於 2011-2-17 15:09:13 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
時間 : 3 月 8 日 4 V( m, B# x) L/ [. C5 e6 F
地點 : 臺北 - 維多麗亞酒店 3F 宴會廳C區2 k& N4 j. f0 C& a; t: U' r
* |5 e6 j4 b1 b1 u! f) T3 G2 T
這一次,Tektronix 與Ansys 的專家將攜手解決您在仿真以及測試上的所有問題! - J9 ~3 w2 _, b
8 h! Q, O* I9 `5 g5 g
如何在模擬測試中盡可能的接近真實的使用環境,是每個SI及R&D工程師所冀望的。測試設備及仿真軟體如何滿足使用者對於測試結果的需求及渴望,考驗著設備供應商所提供的解決方案之完整性。7 X! \2 _% W6 Y5 }1 B1 n

! y; C! Z5 W- d% y& b8 H- O我們邀請了各路高手進行演講與展示: 3 _6 q$ f8 p* j" D. u0 Y
+ J" S5 s& i0 P) V. G9 \: p
Ansys - 高速串行通道的仿真與驗證' ^4 }' }/ F0 |; N
在高速串列資料中熟悉如何進行仿真與驗證, 實現“設計 -> 仿真 -> 原型樣機測試 -> 再設計仿真”的完整閉環。
5 a0 d9 z2 G4 w! f& o* ETektronix - 挑戰閉合的眼圖 - BERTScope在高速背板, 連接線之應用" `4 ?; ~) f8 Y
在高速串列訊號通過如背板或連接線(lossy channel)後挑戰閉合的眼圖,利用手邊的儀器創造一個極佳的測試環境,為高速通道的設計者們提供完善的設計參考。 9 Q5 u7 C+ M4 L& y
整合SDLA與TDR以進行高速串列資料測試- ~" Y/ y9 h; o3 e! U' c- m
如何整合SDLA與TDR以進行高速串列資料的測試,分享給您最新的第一手資訊,替測試與仿真的相互驗證帶來了極大的便利性。  # I# T! L1 O0 b

6 x' X; p$ |6 i: Z8 q& E+ F這些都是與您工作上息息相關的各種實用議題.請點選這裡 馬上參加這難得的講座吧!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 10:11 AM , Processed in 0.103013 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表