Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 47676|回復: 62
打印 上一主題 下一主題

[好康相報] Riding the Process Curve at 28nm and Beyond

[複製鏈接]
1#
發表於 2011-9-29 16:39:27 | 顯示全部樓層

賽靈思針對iPhone 推出Pocket Power Estimator APP應用程式

研發業者能快速判斷賽靈思28奈米7系列FPGA的低功耗優勢
& u+ p6 I! o7 {* ~4 g1 y  l' E: a- A6 k
Xilinx_Pocket Power Estimator_iPhone+ z) C9 K! ~2 l- d

' R* B( t* K+ Q; d" i" j0 O全球可編程平台領導廠商美商賽靈思(Xilinx, Inc.(NASDAQ:XLNX))今日宣布將針對重度使用iPhone 的研發業者推出一款APP應用程式,能夠快速且輕鬆判斷賽靈思旗下的28奈米7系列FPGA之功耗。針對蘋果iPhone所推出的Pocket Power Estimator (PPE)應用程式,能讓研發業者判斷賽靈思的28奈米可編程平台和其他方案的功耗表現,瞭解何者能為其系統提供最低功耗。業者即日起可至Apple App Store網站下載PPE程式,透過情境假設得到預測功耗的立即回饋,並能與其他方案進行比較。若想獲得更詳細的功耗分析,可進一步運用賽靈思ISE Design Suite的XPower Estimator (XPE) 以及XPower Analyzer (XPA)。
% v' l+ t% K8 T& [" L* K' W   e5 e1 x$ p: [: w
賽靈思公司傑出工程師以及功耗權威Matt Klein表示:「目前市場上所有的電子系統製造商都致力於降低其功耗,或是在相同的功耗下提高系統效能。因此,賽靈思針對現今其中一款最受歡迎的智慧型手機平台推出Power Pocket Estimator (PPE),讓這些忙碌且經常運用iPhone來存取資訊的研發業者能自行預測耗電量,進一步提升其設計生產力。」! i2 ~9 T; [: m. S( C
- k/ Y2 w* {$ @3 S! t/ r
這款也適用於iPad的PPE app,能夠藉由簡單易用的圖形使用者介面,讓使用者能快速輸入各種資源需求– 像是SerDes使用率、DSP、記憶體、邏輯容量等。透過晶圓代工夥伴台積電公司的HPL(高效能/低功耗)製程技術,賽靈思的7系列FPGA相較於前一代40奈米FPGA,平均能降低50%總功耗,這其中包含降低65%(最壞狀況)的靜態功耗、25%的動態功耗、30%較低的I/O功耗、以及60%的收發器功耗。PPE app將所有可能影響總功耗的因素都列入考量,讓研發業者能更精確估計功能模塊所消耗的電力,並可以和賽靈思或他廠的元件進行比較。另外,PPE程式還附有應用參考範例,讓研發業者能快速上手,並根據自己所需規格條件進行客製化。第一版程式內含有線與無線市場專屬的設計範例,未來推出的版本也將附上針對其他市場的設計範例,並可支援其他智慧型手機平台。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
2#
發表於 2011-9-29 16:39:56 | 顯示全部樓層
2 {! V6 \2 x, _- O

& h5 q* R' @, j& z7系列的低功耗優勢
& E: w# o! X& i& x# _28 HPL 製程技術解決在28奈米HP嵌入式矽鍺(SiGe)製程上許多良率與漏電的問題,並提供一個更具成本效益的製程解決方案。7系列具有更大設計餘裕,能透過HPL製程帶來更大電壓空間,讓研發業者可選擇更大範圍的工作電壓,並支援彈性的功耗/效能策略。賽靈思針對各款7系列元件推出新的低功耗-2L元件,提供比其他市售產品低45%的靜態功耗,達到中階速度的效能。同款-2L元件還能在0.9伏特的核心電壓下運作,帶來更低功耗的效益,包括比市售同級速度產品低55%的靜態功耗,以及低20%的動態功耗。  / x3 A/ ]- |: j- A3 h3 @" X

$ {( e5 I. L9 Z# j9 U/ c在設計工具的功耗最佳化方面,賽靈思針對FPGA推出首款自動化、提供細分時脈閘控技術的解決方案,使動態功耗最多可降低30%。這項自動化功能直接連結到標準FPGA設計流程的布局與繞線部分,並採用一系列創新演算法進行分析,產生細分的時脈閘控技術或邏輯閘訊號,以抵銷多餘切換所產生的效應。業者利用PPE app的功耗最佳化選項即可輕易實現智慧型時脈閘控技術的省電效益,也能預測在最壞情況下的功耗。賽靈思PPE app能提供在各種情況下的總功耗預估,針對每種設計情境提供合理且確實的數據預估。
0 x4 \: @7 C8 @8 S' m
, E" L: @3 @: b9 {6 \( O供應時程
! [3 b) v+ J5 w2 X  JXilinx PPE行動應用程式現已透過Apple App Store供各界免費下載。Android以及其他智慧型手機平台專屬的PPE將於今年稍晚推出。欲更進一步瞭解賽靈思的低功耗優勢,以及獲得PPE App的連結,歡迎上網瀏覽:http://www.xilinx.com/power

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
3#
發表於 2014-5-14 13:52:24 | 顯示全部樓層
Xilinx宣布首批Virtex UltraScale FPGA正式出貨2 S- g3 {/ o" z+ [. G% P. J% `# c
將業界唯一20奈米高階系列產品拓展至單晶片500G應用# }- d: n: X6 E- b$ W: P) q$ U6 p
Virtex UltraScale系列提供領先競爭對手一個世代的高品質高階元件 ! X9 z- t) B4 H: y  O
( ]( X* I+ p+ r6 A9 ~
美商賽靈思 (Xilinx, Inc.;NASDAQ:XLNX)宣布首批Virtex® UltraScale™ VU095 All Programmable FPGA元件已開始對客戶出貨,並將業界唯一20奈米高階系列產品拓展至各種單晶片的400G與500G應用。Virtex UltraScale VU095元件為有線通訊、量測、航太與國防及資料中心等廣泛應用提供前所未有的高效能、高系統整合度和高頻寬。此外,賽靈思Virtex UltraScale系列也新增了VU190 FPGA元件,其中結合了將近200萬個邏輯單元、內建超過130 Mb的RAM容量、擁有超過1,000個平行I/O針腳及多達120個序列收發器。
( \. ?9 d8 D/ T, x- B% b- `! q2 x0 d* \
Virtex UltraScale ASIC級系列產品結合了FPGA和通過量產驗證並可為客戶帶來超越世代產品價值的3D IC技術,提供業界唯一可提升2倍以上系統級效能和整合度的可編程方案,並能有效節省多達50%的功耗。這系列產品與Vivado®設計套件及 UltraFast™設計方法已互為最佳化,可在不降低效能的情況下提升生產力、可預測性和達到優異的元件使用率。
4#
發表於 2014-5-14 13:52:32 | 顯示全部樓層
Virtex UltraScale系列產品內含了32.75 Gb/s晶片至晶片、晶片至光纖介面及28G背板式收發器,並搭載了數個整合式ASIC級100G 乙太網路及150G Interlaken核心。Xilinx® SmartCORE™ 與LogiCORE™解決方案可提供成熟的IP核心,可滿足各種運用UltraScale設計所需的眾多功能建置架構。UltraScale 20奈米元件同時也可順利轉移至未來的UltraScale 16奈米 FinFET元件。
* C4 T; i& @! |, }7 r) `# |; C3 O& b' P  F- v, a3 G
賽靈思FPGA產品管理部門資深總監Dave Myron表示:「賽靈思推出VU095元件後,可讓客戶立即著手進行要求極高的設計案。而 Virtex UltraScale VU190 FPGA更創造了一項突破性的技術里程碑,可讓客戶提供高度整合和超高效能的系統,可比市場上其他同類方案超越整整一個世代。」 " i2 `$ J+ @, f, L4 k

, _9 m/ M+ T+ t/ q, W5 i. _首批Virtex UltraScale元件樣本現已開始出貨。 Vivado設計套件現可支援UltraScale 元件。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-17 10:51 PM , Processed in 0.109014 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表