Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8580|回復: 6

類比與混合訊號佈局工程師 的 十大專業職能?

  [複製鏈接]
發表於 2012-1-6 16:57:48 | 顯示全部樓層 |閱讀模式
本帖最後由 itricollege 於 2012-1-6 05:03 PM 編輯 + M8 Y3 P: [( ]1 C4 A: C% q
) o2 w9 |- Y! D$ U* t
這些救是 消費性電子產品佈局設計、電源管理佈局設計、車用 IC 佈局設計、電腦與週邊佈局設計 和通訊佈局設計等的 職能基準?% D- L9 z: S) w2 n/ l
4 e5 k4 O. D, H9 _8 ~. c
入門條件:以電子科系背景具備佈局相關工作經驗半年以上,或非電子背景,具備佈局設計相關工作經驗一年以上者?7 Q9 h) [4 c$ @" h9 G; C1 E: `
4 a4 ~. p3 R% a
消費性電子產品佈局設計 主要工作內容:音效 IC、感測器、數 位類比轉換器 (ADC、DAC)、比較器?
6 G: m8 Z/ Y0 W0 c1 {; l$ x
; ]$ m5 e) z$ k6 U( }, {! L通常工作中,哪三項問題最多?最需經驗交流?
多選投票: ( 最多可選 3 項 ), 共有 36 人參與投票
您所在的用戶組沒有投票權限
發表於 2012-7-10 11:27:19 | 顯示全部樓層
招聘公司:A fabless IC design company
8 @5 J+ E- o2 C5 [6 L: N招聘岗位:版图设计工程师! u- f" R% i4 d* s& X
工作地点:Beijing
. ~/ J6 h0 M- H. @
6 J- m' o5 O, Z9 ^$ p3 T岗位描述:% o! J, G- F3 r; D) B
负责模拟和混合信号电路的版图设计。 能够熟练运用版图工具运行版图设计 能够掌握验证工具对版图进行LVS/DRC等验证版图设计。 与设计工程师合作进行版图改进。
! q# y5 j" a2 U+ M* Z3 R3 _) {+ J. L1 {* g4 ~
职位要求:
$ b: T3 O, |4 C熟悉Cadence版图设计工具和Unix工作环境。 了解集成电路工艺流程和集成电路相关的电路及工艺基础知识。 微电子、半导体或电子工程相关专业本科及以上学历。英语良好
回復

使用道具 舉報

發表於 2014-7-11 10:34:58 | 顯示全部樓層
Senior Analog Layout Engineer
0 x6 s! Z3 G. Z& l2 z. X- h" M: F/ K$ _. K
公      司:a top 15 semiconductor company
1 `! \( N" W  z$ J9 P- ^工作地点:北京- B6 O8 l- a: }6 F. i) ^+ x
" q; n4 i& f# ^* c- ^
Job responsibility:  7 M9 K, e* F# y, \- h2 h+ E
This position will participate in layout design team for analog and mixed signal circuits layout on CMOS and high voltage BCD process. Work through entire chip construction process, from preliminary floor-plan, detailed sub-block layout, and top level integration  and routing. Responsible for running full verification sequence using advanced EDA tools. The responsibilities will include but not limited to:1 t# k( `) Q& `: M7 j! q0 c3 d8 L
           Leading top level layout  floor-plan  and integration % x$ u/ n6 N; B: G: G( O
            Transistor level sub-block layout based on schematics provide by designers, including careful analog considerations
2 `' W: y* p# j& T; I) q, x" {" P            Completion of DRC and LVS check and verification tools
2 @' [6 {7 w- i; f- {4 d            Hold and attend layout reviews
回復

使用道具 舉報

發表於 2014-7-11 10:35:03 | 顯示全部樓層
Qualification:  
, m3 L! |. |) r$ m! d            BSEE or above
9 w0 J5 n! F" J! i  e& b0 Y. H            5+ years working experience as an analog layout design, 3+ years top-level tape out        experience * w, N  M  R% P/ p" g: O
            Experience of high speed circuit analog layout  0 d( R% y) m/ S) J( i" _0 L- j
            Understand IC process basics ' q( C% D$ F% k" }7 d3 i3 \
            Understand circuit basics and how they impact IC layout strategy 5 T# z7 @6 z- o7 L2 x
            Good English language skill
' |6 R/ T( r2 J0 `& q            To be able to travel abroad frequently
回復

使用道具 舉報

發表於 2014-7-28 10:53:38 | 顯示全部樓層
数字版图工程师
( }5 {3 J7 D. J2 R: `4 r0 A0 _- E9 g+ r' k. b/ }* f8 P( L* [
公      司:A famous IC company
4 v$ N9 R+ K: r工作地点:苏州  f4 W: c' L& ]
* }8 t/ q' u! l# ^, U
职位描述
$ k. ~3 f( @* R& @* e8 b! n工作岗位: 芯片级后端设计,包括与前端工程师配合完成布局布线,时序收敛,物理验证和完成流片. 0 Z6 ^2 l- H8 U# {- T: n$ `& j9 W2 _

" x1 U: D9 c( }0 j% S. a职位要求: 3 k  w5 u" Q( O/ x
1. 深刻理解数字后端流程,如 芯片全局规划,时钟树,布局布线,信号完整性,时序收敛,物理验证,以及流片过程. ! \$ }4 J' D7 Q* z' v" H
2. 有数模混合芯片物理集成经验. . a6 p& e* A: ~  a/ z8 s4 z. h7 m2 I
3. 有低功耗设计经验,使用过UPF和MMMC流程设计.
) y8 ]/ W1 X. j- A- H# O" C4. 作为负责人设计过深亚微米(65nm或以下)芯片级设计,并有成功流片经历. 5 e. z4 a  s. m+ }* S! {0 n& K
5. 积极主动,团结合作, 有独立解决问题的能力, : @5 T. I+ ?8 d# A: w4 L+ R
6. 学历本科或以上 - X( p2 u' q! w
7. 两年后端工作经验
回復

使用道具 舉報

發表於 2014-11-18 11:24:01 | 顯示全部樓層
Cadence發表Virtuoso Liberate AMS方案9 b5 X  i) Q* [0 S7 g  u
1 F/ s2 h. Y2 H0 M& A) C
益華電腦(Cadence Design Systems, Inc.)發表Cadence Virtuoso Liberate AMS特性解決方案,適用於鎖相迴路(phase-locked loops;PLLs)、資料轉換、高速收發器與I/O等混合訊號區塊的動態模擬特性分析解決方案。
6 N% o3 I2 J- \2 T0 c& s3 j0 Y1 _# a$ q- i( B! E
Virtuoso Liberate AMS建立在驗證有效的Cadence Liberate特性分析平台的基礎之上,能夠以20倍的速度分析擁有數百萬相關寄生元素的混合訊號巨集的布局後網表(post-layout netlists)的特性,遠勝過傳統「divide and conquer」FastSPICE模擬方法,而且擁有真正的SPICE精準度,能夠實現準確的系統晶片(SoC)signoff。
* g! U2 U6 ?5 w: \3 u5 j  E, a  L1 J
隨著SoC複雜度日益增加,並且業界轉而擁抱IP重複利用和使用靜態分析工具為而signoff執行digital-on-top設計 流程,涵蓋混合訊號巨 集等設計中的區塊都需要Liberty。
8 M; w' [: j0 M" @. q$ k  W* k0 S4 P/ y: m
為了簡化這個流程,Virtuoso Liberate AMS掌握數位與類比路徑之間的互動,並在最終的Liberty庫中建立其模型,使大型混合訊號巨集區塊的標準Liberty模型建立工作自動化。
1 q* l6 |- S* f. j0 c
. c; e' j) J, M3 N為了提高生產力並縮短模擬時間從數週到數小時,Virtuoso Liberate AMS結合Cadence快速仿真技術, FastSPICE technology, Spectre XPS,提出混合式電路行為切割方法,並將定義的電性特性成功描繪出混合訊號電路區塊特性 。
回復

使用道具 舉報

發表於 2014-11-18 11:24:12 | 顯示全部樓層
依據混合式電路行為切割方法,定義出最糟糕邏輯特性 。然後利用真實模擬軟體「Ture SPICE」將切割邏輯子電路作精確度極高仿真,以達到高精準度library模型。2 R% n' A2 d! {# Q+ g' H* b
- A, U+ F; f7 l$ ?5 R/ j7 i5 ]
對客製電路設計人員而言,Virtuoso Liberate AMS密切整合於Virtuoso類比設計環境XL平台上(ADE-XL),並藉由ADE-XL平台仿真訊號設定,快速的將模擬結果實現在liberty模型中(.lib file)。. ?/ j6 B  j- y( ]/ t9 v

+ G0 |' p, ~: u- D: ^$ bAquantia Corp. 數位IC工程副總裁Darren Engelkemier表示,使用Virtuoso Liberate AMS之前,混合訊號區塊的特性分析過程是錯誤百出的手工流程。有了Virtuoso Liberate AMS之後,設計團隊就能夠免除網表處理的負荷,使這項工作自動化,並取得更精準且更可靠的資料,尤其是在電路層的非標準架構客製單元。
4 ?4 m6 M1 `+ c. U  F3 z' {1 @3 u; D3 s7 R6 g* A8 i7 O. W
Cadence客製IC與PCB事業群資深副總裁Tom Beckley表示,Cadence致力於為客戶提供世界級模擬與特性分析解決方案。Virtuoso Liberate AMS擴展了公司在混合訊號流程領域的領導地位,為設計人員提供威力強大的全新解決方案,提高生產力並縮短上市前置時間。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-3-29 08:59 AM , Processed in 0.120007 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表