Plunify技術副總裁暨創辦人黃瀚華
) ]$ S# F6 v" \+ a( ^
! f& ]! F/ `- l! g& L7 A在2009年共同創辦Plunify之前,黃瀚華曾分別在AMD超微半導體(Advanced Micro Devices)日本分公司與賽靈思(Xilinx)美國總部擔任設計工程師,負責開發行動電腦(Mobile PC)韌體(Firmware)以及基於FPGA的系統,在電子設計產業已累積超過十年的經歷。- s! v7 ?( J4 O4 ?* c& e: D
1 d" {* s7 ]+ V: _
黃瀚華擁有美國史丹佛大學(Stanford University)電機工程碩士,以及卡內基美隆大學(Carnegie Mellon University)電機與資訊工程學士的學歷。除了英文外,Harn Hua也精通中文與日文。
0 k T$ I/ f1 c C N5 y! y
2 Q" _+ E% U4 B1 n黃瀚華發表過的作品如下:
z8 j' n z: b' s! R3 G/ E
1 b1 ]! l# s9 q* F- [$ N+ AØAcceleratedSystem Performance with the APU Controller and XTremeDSP slices, XilinxApplication Note 717, Harn Hua Ng, Latha Pillai, 2005 http://www.xilinx.com/support/documentation/application_notes/xapp717.pdf& ~3 N4 G) ]3 o
4 M7 l4 g) `+ o ØPPC405Lockstep System on ML310, Xilinx Application Note 564, Harn Hua Ng, 2007 http://www.xilinx.com/support/documentation/application_notes/xapp564.pdf
. l; r$ N5 U& M! m D5 C4 X9 zØMinimalFootprint Tri-Mode Ethernet MAC Processing Engine, Xilinx Application Note 807,Jue Sun, Harn Hua Ng, Peter Ryser, 2007 http://www.xilinx.com/support/documentation/application_notes/xapp807.pdf ! [* d4 p% G# A# ^2 P% \
ØCloud-basedParallel Design Space Exploration using EDAxtend, DAC 2012 poster presentation,Harn Hua Ng, Cristopher Magalang, 2012 |