Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12711|回復: 11
打印 上一主題 下一主題

[問題求助] 電容充電時間計算

[複製鏈接]
跳轉到指定樓層
1#
發表於 2013-1-28 19:24:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
如圖~假如一個電流源對電容充電,用一顆mos當開關去切換6 V8 s+ h% b& `$ k6 \

" o9 K/ ]* J9 B# z  j6 a1 H5 W2 H讓電壓呈現如右邊那樣曲線上升,要如何計算這段階梯狀的時間會多久?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂 踩 分享分享
推薦
發表於 2013-1-31 17:47:30 | 只看該作者
本帖最後由 card_4_girt 於 2013-1-31 06:04 PM 編輯
% k0 m. P) ]9 O- s6 n9 x6 p5 ]* i- `. }
關於你的電路,希望你能夠加一個極大的電阻跟電容並聯,不然當開關沒導通的時候電容變浮接,輸出就不穩定了; g  h% v9 I% N. M7 g  Y; d& ~* m
我把我的作法跟算法整理成下面的檔案,你參考一下
6 [* I# W0 u. @4 u) R. i! }
5 [. w; y# z6 h
3 _% q1 y, O$ a- j, K. v/ Z/ b另外也提供用hspice跑的設計檔& n8 c* m$ [1 @
- Z5 b8 J$ p, ?2 P7 M3 {" {

7 j5 E8 }: A4 y3 n- T0 Y你也可以用NMOS並聯電容,只是我沒有把它用式子整理出來,因為NMOS不一定能提供如文件中這麼大的並聯電阻,所以放電的速度會快很多,但也比最原始的電路更能感覺電容有在充電6 \4 P' p' H/ M- B3 X& e
# h) t8 R1 ?1 R
還有文件中提到的相關網站% y* Q* p/ H4 I( _
1. 算導通電阻: http://www.ee.ed.ac.uk/~afm/teac ... /STATIC/index18.htm
: `0 I, Y0 l" q2. 算電容充電: http://electronics.stackexchange ... r-consumed-by-a-cpu+ T/ i* F8 k& i& P; ?. k+ N- b9 @4 h
# P- a2 F+ r, Z) I; t
至於樓上的算法,其實我一開始也有這樣想,不過因為這裡輸入不是定電壓,可能沒辦法直接帶入求得充電時間
7 I9 a% c+ a+ k( a% h也許可以用電流平均值代替,不過後來還是使用自己的作法,當然樓上的想法你也可以試試看. w0 Y; J( `8 x5 X# t
這裡提供的只是一個簡單算出充電所需的最少時間而已,如果一定要非常精準,可能要考慮其他非理想因素
' q7 O0 B, t) U4 r9 }
$ g5 a; A  e! g8 J希望對你有幫助
' B$ k( h3 z3 }0 l) ]- B% O4 i5 e- \
補充內容 (2015-1-18 09:24 AM):3 |; Q4 G; }8 O, P% F5 l8 W& ^
此資料僅個人自以為是的作法,可能不太正確,大家參考就好

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復 支持 1 反對 0

使用道具 舉報

2#
發表於 2013-1-31 12:24:56 | 只看該作者
C*V=I*t ,C是電容值,V是在t時間的電壓變化量,I是PMOS流的電流.
4#
 樓主| 發表於 2013-2-4 15:19:08 | 只看該作者
回復 3# card_4_girt
1 b8 L% S) T1 Z! C# b/ r  \- [" `' d/ j7 k
- i+ E( e; W4 I7 G' }% b* v
    感謝你的回答~我會好好的研究一下~~~感謝你提供這個完整的資料 ^_^
5#
發表於 2013-2-4 18:17:05 | 只看該作者
電容的充放電的time constant是5倍的RC
  _! E9 `5 ~, @! F2 Y2 ~電容的電壓在初期會呈現以linear特性增加,當電壓昇至約4倍多的RC time constant時,就會以近似飽和的特性在增加
5 O6 b. U: N5 H% V+ O而且,你的電路中是串接兩個PMOS形成cascode形式,這種方式需注意你的bias voltage和supply voltage設計的range為何,當電容電壓愈昇愈高時, PMOS的Ron電阻會逐漸受到bias voltage的影響,時間的計算上會更不精準,建議先用一個理想的電壓源先計算一次,然後再把cascode PMOS的方式再套入模擬比較一下,確認bias voltage會否卡住
6#
發表於 2013-2-22 19:21:49 | 只看該作者
關於你的電路,希望你能夠加一個極大的電阻跟電容並聯,不然當開關沒導通的時候電容變浮接,輸出就不穩定了 ...
( a. l' o( D9 @3 {card_4_girt 發表於 2013-1-31 05:47 PM
# A8 b$ j1 B  c+ z* H

0 ^  X3 F! t7 }
/ ]. w% [1 F3 m6 [4 A5 f; x0 p 感謝你提供這個完整的資料,,,,,,,,
7#
發表於 2013-2-27 00:27:24 | 只看該作者
电容电压能突变么,,,,,
8#
發表於 2013-4-21 23:01:57 | 只看該作者
学习一下学习一下学习一下学习一下
9#
發表於 2014-12-15 23:43:33 | 只看該作者
這裡高手真多' Q; }5 h7 m8 p7 U- Y
見識到了
10#
發表於 2015-1-16 16:31:46 | 只看該作者
card_4_girt 發表於 2013-1-31 05:47 PM5 w3 T: r/ n( c  c! s) B7 C
關於你的電路,希望你能夠加一個極大的電阻跟電容並聯,不然當開關沒導通的時候電容變浮接,輸出就不穩定了 ...
$ O8 b3 }8 m9 z0 X6 K; [
資料真完整,感謝大大分享。( G! m5 L' J3 _8 \' O+ f; ~8 {' J, Z' c+ W0 F
11#
發表於 2015-2-26 23:38:13 | 只看該作者
資料真完整,感謝大大分享。
12#
發表於 2015-8-8 09:04:23 | 只看該作者
9 [  a: t. L, i  J. ^3 e
資料真完整,感謝版大分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-4 01:24 AM , Processed in 0.120007 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表