Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11768|回復: 3
打印 上一主題 下一主題

[問題求助] T18 DRC LUP3.1g_1.8V

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2013-10-7 23:48:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 aj002547 於 2013-10-7 11:51 PM 編輯
" k3 I# E" G0 S  c, v" i+ q! \2 _2 I' b  F; t; E/ X' Y
各位先進好, 小弟有遇到一DRC錯誤不只如何解, 想請教各位$ {: a' h  h3 N. N
1 S* ^3 O$ M# e. M7 m6 J
圖片的反向器輸出有接至PAD, 但cell都是畫好的,
3 L1 _) v# t: x; k4 z) m
/ O( t7 g# J/ q4 i2 h9 g" ?難不成真的要把這塊拆開然後拉開到他所指的3um這麼長距離嗎?( i# ~- x1 p' y
) V) e3 Y: U' c. I3 b) i" H# B
還請各位先進有處理過的幫忙, 謝謝7 l0 {3 m4 a+ R$ r" U8 H# P. C
3 D5 k5 i. g7 R) X  d7 E" i9 c

& c4 H# q& N* M* t1 i0 O  J2 g- h9 ^! I3 I/ B

% X, b* N. O9 {/ _" O6 }- Jhighline處為紅色框起部分
7 c7 y/ d& h& Q% I

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
推薦
發表於 2013-11-8 07:39:24 | 只看該作者
您好:
- h# R$ w0 ?; b3 U' i
6 i% U0 t; A: K6 W) G6 K       我簡單的按照DRC RULE上的字義跟分享一下我的看法,應該是說如果你的N/PMOS有直接接到PAD的話,你的NMOS就必須要圍上DNW,而且DNW跟你的PMOS的NW必須距離3um以上。
% k! W: {2 \; e$ S1 @; |2 t% X+ b) o  E. n/ E. B
        我猜這應該是為了ESD所設的RULE,因為在PAD附近較易有大電流,故拉開N/PMOS以防止LATCH UP產生。" J* G4 a* i* }4 y* z" g

. G- H1 ?5 \$ P- U! Q7 u以上希望對你有幫助。
回復 支持 1 反對 0

使用道具 舉報

3#
發表於 2014-5-21 18:14:38 | 只看該作者
LUP  廠 rule  [( O2 s1 G% g3 c0 X1 I9 a7 G
# f* L" q7 Z; {( ^$ \
space  between the NMOS and the PMOS
4#
發表於 2014-5-21 19:14:49 | 只看該作者
請把PNMOS 拉開 並為一個完整的ring
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-24 06:50 AM , Processed in 0.115006 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表