Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 18003|回復: 6
打印 上一主題 下一主題

layout中該注意的事情

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-2-13 12:20:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請問一下 有關 power,LDO...類比方面的各 block 中
8 ^- W; x& P8 B9 j
& ~+ l) d; x; U7 M4 D畫這些線路時你們都注意哪些方面的問題
9 y1 ^' ~5 c! U1 W% N( {2 G8 J* D3 C5 s; s# u* m
可以互相討論一下嗎$ k1 H2 M; n+ @/ e. G/ e

8 P& M* L5 B3 X( e" A3 m回答時也請說明哪種 block% @; \1 j* m! U6 U

. @6 z( A% Y! g& g[ 本帖最後由 cindyc 於 2008-2-13 12:21 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂83 踩 分享分享
2#
發表於 2008-2-14 21:53:42 | 只看該作者
布局前的准备:6 G" X/ O) Q6 G% B& O
1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.
) e+ @4 G0 j! [( o+ T2 B2 Cell名称不能以数字开头.否则无法做DRACULA检查.
& l# e1 D! R0 J* l; x3 布局前考虑好出PIN的方向和位置3 @( z( F" w' b. ?# n& g4 b; [
4 布局前分析电路,完成同一功能的MOS管画在一起6 ^3 W  O7 x. G( F! f" g9 M( M
5 对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。* d6 g% K$ x3 z+ t' r
6 对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.
, t$ I% x3 J3 Y+ u  O7 在正确的路径下(一般是进到~/opus)打开icfb.
( B+ t* ]/ ~5 a" E/ U$ R5 A8 a8 更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错.0 H3 v+ B. {7 h/ T
9 将不同电位的N井找出来.
3 d) {/ W2 l$ p2 h+ }布局时注意:
0 {9 g( E) J+ Q- K: E10 更改原理图后一定记得check and save2 h' d9 |5 T9 ~8 Z
11 完成每个cell后要归原点% ^/ {$ A8 \; Q) s) E+ D
12 DEVICE的 个数 是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线 必须 先有考虑(与经验及floorplan的水平有关).
  _6 Y4 K: o" {13 如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来/ [' }" V6 j! V2 [4 m& j
14 尽量用最上层金属接出PIN。
: |; j' g% n, S4 g1 S6 L15 接出去的线拉到cell边缘,布局时记得留出走线空间.: ?5 }6 ?  C. \$ {: x, O+ a) W5 v& @
16 金属连线不宜过长;" @, c% Z2 o9 S4 s$ `5 ?
17 电容一般最后画,在空档处拼凑。8 x" O9 V9 O5 n
18 小尺寸的mos管孔可以少打一点.* B3 y* m1 O7 m( D, }6 I
19 LABEL标识元件时不要用y0层,mapfile不认。8 p' \1 P; ]* f; e0 a! W
20 管子的沟道上尽量不要走线;M2的影响比M1小.7 T/ ~2 |2 m- \2 ^( t
21 电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.7 O+ L; p4 g- p4 c- j/ u# H
22 多晶硅栅不能两端都打孔连接金属。# [* a0 l; W  I1 M- u
23 栅上的孔最好打在栅的中间位置." W& N6 ^" h* M. s
24 U形的mos管用整片方形的栅覆盖diff层,不要用layer generation的方法生成U形栅.0 Y/ s! E% Z' o) l
25 一般打孔最少打两个/ _/ Q3 f+ p' a& T
26 Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.4 W: @% }9 \& Z: b
27 薄氧化层是否有对应的植入层
: K1 U, w! c0 R: ]9 l+ [) L28 金属连接孔可以嵌在diffusion的孔中间.
" H0 L" C3 M9 c: ?( w3 ]29 两段金属连接处重叠的地方注意金属线最小宽度0 H7 I5 E& h7 \) Q8 [) o, R
30 连线接头处一定要重叠,画的时候将该区域放大可避免此错误。2 Y0 l% J2 h- O' ^" ?
31 摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。
4 l# W- ~& O/ z( |32 Text2,y0层只是用来做检查或标志用,不用于光刻制造.
& A- l. x7 m6 ]- B4 h1 F' m33 芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。
1 ~% U* r1 ~6 i9 B- J34 Pad的pass窗口的尺寸画成整数90um.
, [- [+ b. H, M35 连接Esd电路的线不能断,如果改变走向不要换金属层& e8 e: |$ _6 H9 }2 m
36 Esd电路中无VDDX,VSSX,是VDDB,VSSB.
8 |& S5 T, w9 d  z3 v( r* o37 PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。- o3 [) G6 |& H5 S/ ~
38 PAD与芯片内部cell的连线要从ESD电路上接过去。
5 x2 V& R6 i& ?' b# C39 Esd电路的SOURCE放两边,DRAIN放中间。9 [$ ~3 W& {& R
40 ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.
( \: k5 c" D. T" ^% o1 [41 ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。
: [* j! m6 `0 f42 大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.
* J: n4 w  @+ G6 @7 v43 NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.
; l+ a1 I2 ?9 S# Y+ _- S44 只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.
( U; X" n' R6 B' U45 摆放ESD时nmos摆在最外缘,pmos在内.
) C- U: A/ Q  t46 关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。 匹配分为横向,纵向,和中心匹配。1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)21中心匹配最佳。* N* d: F* ^7 t! E! w9 p# U
47 尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.
4 k8 c* M! q2 B+ Z: }48 在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个poly gate的间距等于poly gate之间的间距.
/ A/ {. b" N' y& K) _- {49 电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。+ w' O* Z5 i( W. o. \) g
50 Via不要打在电阻体,电容(poly)边缘上面.
  P2 H( S: j5 V, M* T/ E; U- g51 05工艺中resistor层只是做检查用
3 R$ h% V# n; O52 电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.
8 n* \% z; Z9 F; D$ g53 电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.
5 {1 m6 Y4 M/ z4 Y" |% l. M54 电容的匹配,值,接线,位置的匹配。
2 m1 ^8 Y/ W6 @! D2 f9 n55 电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属.
, @" [; A) G5 X7 c" V( S$ h* d
+ t: M# _7 M- V# I56 关于powermos
/ w- M5 H. x+ C7 ^① powermos一般接pin,要用足够宽的金属线接,
0 i( M: w* l" u/ i; \- K② 几种缩小面积的画法。9 \, X1 R8 g9 m6 U# G
③ 栅的间距?无要求。栅的长度不能超过100um
- I1 c; I3 w- }: ^% g57 Power mos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况).
1 B0 _, G2 M8 I/ S3 p/ n" w58 金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向+ p$ ~$ L% {5 n# g
59 低层cell的pin,label等要整齐,and不要删掉以备后用.
1 t. G0 [3 J, C$ `( {) Z60 匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。
' x) B$ q: ?7 g, ]! j" l2 I61 不同宽度金属连接的影响?整个layout面积较大时影响可忽略.0 j# p% Q/ D* S
62 输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.+ r7 Y/ _" t: {, L4 K
63 做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快.6 v2 S* C3 w0 M+ U( K
64 最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺)
1 k5 o8 L5 `$ o9 l3 B4 e$ b65 为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSS PAD.7 L7 c  B3 K1 }& {* o" B$ `
66 金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.
0 v; F  d6 F/ n1 |67 如果w=20,可画成两个w=10mos管并联5 \  W: ^+ _* @" z0 y
68 并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.4 p$ C9 I6 R% n# `) R
出错检查:
) F7 l; @. `9 |$ m* z69 DEVICE的各端是否都有连线;连线是否正确;3 X0 ]1 E' K9 U* ?. i
70 完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX- a+ u. I) ?; H7 R4 @; }3 q6 [' Y
71 查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。
% c( z7 h- H1 n0 [/ }& U; m% `* l- B72 多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY2 0.55 um,即两根电阻间距的一半。6 s6 Q# x6 {, y  o% A
73 无关的MOS管的THIN要断开,不要连在一起
3 U* Z$ u: R& i! `74 并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端6 u7 d) y7 y8 R6 u& P
75 做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.
. b8 y0 \7 \' D76 大CELL不要做DIVA检查,用DRACULE. ( X! y' x+ ?4 r% y% [
77 Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.& b; e9 G4 x% l1 p9 t
78 消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy' s) D( a. d, O
79 06工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.% j6 k/ J- @0 v
80 最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.. {7 t) g; r" h& j9 Z/ N
81 Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.
% w$ L# P$ }/ Y6 l% _+ j82 DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.
8 N8 m' d* M4 q: o+ i! ^. v" M83 做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.
& Y+ Q/ J% k% G* p容易犯的错误
" g$ I4 ^0 v, M+ R1 u84 电阻忘记加dummy
: B5 n7 a1 K8 x" v# v5 p85 使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.
% j$ i' X. S' V5 V  _9 l86 使用strech功能时错选.每次操作时注意看图左下角提示.
2 e  J7 G* x* B& Q1 W9 |2 p, j87 Op电路中输入放大端的管子的衬底不接vddb/vddx.- K" z1 L- }: E3 L: h! o
88 是否按下capslock键后没有还原就操作" X$ n8 ]5 }: Z; b' U+ c- Q" R6 ]
节省面积的途径
1 t+ Z7 p8 U" ~. N7 U# r+ l, p; n: l89 电源线下面可以画有器件.节省面积.
' ~1 z" j: j. O3 c& K; A90 电阻上面可以走线,画电阻的区域可以充分利用。$ }5 H) j* a) z3 O  U, L
91 电阻的长度画越长越省面积。1 w* c$ B) N" I2 A
92 走线时金属线宽走最小可以节省面积.并不需要走孔的宽度.
* C$ M7 ]* D3 T( P93 做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。5 T5 t& |" J# y. _, N
94 版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN
3#
發表於 2008-2-26 10:33:12 | 只看該作者
1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.7 G) P) B$ f% N5 T; b( ^- o  g
请教二楼,是否一定要这样设置?倘若我按照规则上的最小尺寸来设置,可以吗?
4#
發表於 2008-2-26 11:43:43 | 只看該作者
22 多晶硅栅不能两端都打孔连接金属。8 u- B% b" s6 W# A) _' ]9 P3 t) y8 Y
做了会有什么影响?
5#
發表於 2008-10-23 16:20:50 | 只看該作者
"22 多晶硅栅不能两端都打孔连接金属。" 不会吧,我就是这么做的???有问题吗
6#
發表於 2009-7-28 20:05:53 | 只看該作者
22 多晶硅栅不能两端都打孔连接金属
/ b1 A( L4 J1 T$ l: H* d同问!!! 不明白原因
7#
發表於 2009-8-9 22:00:16 | 只看該作者
剛好要瞭解這方面的資訊,正好做來參考...+ b1 K* u, G. Z1 _7 h7 R% k/ K
1 \0 H4 Y/ B$ m7 S" ?
謝謝分享...
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-3 01:05 PM , Processed in 0.118007 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表