Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: chip123
打印 上一主題 下一主題

你最喜愛哪家供應商的模擬 (包括比較器,放大器,類比開關等)器件(一)?

  [複製鏈接]
1#
發表於 2011-2-22 12:01:52 | 顯示全部樓層
ADI的教育網路直播將聚焦於運算放大器運作的基礎 以協助工程師將電路性能最佳化# l, R- a7 S+ V$ X+ d( U
ADI 12集的「對於信號處理應用領域以半導體進行設計的基礎要領」線上訓練系列 第二集於2月9日播出感測器及其如何使用7 r0 s) E0 a1 ?
- r. A' l: H( k* [* [
台北2011年2月22日電 /美通社亞洲/ -- 全球信號處理應用高性能半導體領導廠商的Analog Devices, Inc. (ADI)美商亞德諾公司於2011年2月9日播出「運算放大器」網路直播。在這60分鐘的網路直播中解釋了不同類型的運算放大器,它們的基本功能以及描述工程師們可以如何為他們的電路設計挑選正確的運算放大器。這次的網路直播乃是ADI每月播放的12集教育系列「針對信號處理應用以半導體進行設計的基礎要領」當中的第2集。
/ @) p- }8 H  [! g8 B- q
  `; e& N5 R' o$ a' v9 E! X  K由ADI的技術行銷總監與資深類比應用工程師David Kress所主講的「運算放大器(The Op Amp)」網路直播,也將會探討電壓回授與電流回授放大器之間的差異,解釋偏移、微調、頻寬、以及其它會對放大器運作產生衝擊的規格,並對於工程師要如何以正確的運算放大器將電路性能最大化進行探索。
, E4 [# ^$ C0 J$ D6 \
* M9 x( x, X# Y/ Y+ ^2 e登記ADI的「運算放大器」網路直播於美國東部標準時間2月9日中午播出。 ! |$ v1 V0 p: k7 m8 G
若需要在2月9日之後存取此網路直播的檔案,請參訪:www.analog.com/webcasts
: B" m( c) }* r  I* s若需要存取針對工程師的完整網路直播檔案,請參訪:www.analog.com/webcasts
( I3 F2 H( d! Z+ \( Z基礎要領網路直播系列
回復

使用道具 舉報

2#
發表於 2011-2-22 12:02:05 | 顯示全部樓層
基礎要領網路直播系列會在2011年的每個月播出一集,其中涵蓋了從信號擷取到調整、轉換、以及處理的信號鏈設計方面的挑戰。每一集之後都會有技術專家提供的問與答。未來的線上課程將會討論半導體信號鏈的其它要素:
1 L- V' Y0 E0 n+ I. t$ J- q
: N4 ]1 }* R  d% ]3月:Beyond the Op Amp -- 這集的網路直播會檢視何時應使用不同的放大器以及如何挑選它們。運算放大器是最為常見的建構組件,但是還有許多其它類型的放大器更適用於特定的應用裝置與電路中,例如差動放大器、儀表放大器、對數放大器、以及其它。 7 X! `! }; A4 k. q6 K& s0 o* V7 r

4 K# J/ s# ?6 s4月:轉換器,第一部,瞭解取樣資料系統(Understanding Sampled Data Systems) ; U& {8 s. j; Q, f
5月:轉換器,第二部,數位類比轉換器
. v- F7 g# D, @. G  u! i6月:轉換器,第三部,類比數位轉換器 9 o8 c& ^- q9 R: n, W) |8 }
7月:驅動你的電路(Powering Your Circuit)
; z/ \1 G: K  \: l, ?4 e: h- W) r5 ~4 U8月:射頻-使你的電路行動化(RF – Making Your Circuit Mobile)
4 h; b0 O; B' |2 ]& X2 s9月:DSP/嵌入式系統設計的基礎
$ T& p5 w$ r: u" h: D10月:在工業設計中的挑戰 : ?1 h# m& M+ D! Z+ a+ r% @( j# P6 H
11月:佈局你的PC板的訣竅Tips and Tricks for Laying Out Your PC board
4 |9 d$ V1 A) l5 F3 J2 V12月:期末考(Final Exam) –詢問ADI( Ask Analog Devices)
回復

使用道具 舉報

3#
發表於 2011-6-8 10:07:24 | 顯示全部樓層
Avago針對行動基礎設施市場推出兩款低雜訊放大器系列,擴充其領先業界的射頻與微波產品組合        " R8 ^8 G0 E% O% R
於IMS 2011首度亮相的全新LNA系列提供出色的雜訊指數和線性,進一步擴充種類廣泛的基地台高效能解決方案
. d# z2 f/ L2 i/ m6 c& O) w  B8 h
- r" e! p0 i  A  Y) t" @
. B( g0 h( o  D! z) M【2011年06月08日- 台北訊】Avago Technologies (Nasdaq: AVGO)為通訊、工業和消費性應用的類比介面元件主要供應商,今天在2011國際微波研討會中針對行動基礎設施市場推出兩款低雜訊放大器系列(LNA),擴充其射頻與微波元件的高效能產品組合。全新MGA-63xP8 LNA和ALM-11x36具備失效安全旁通功能LNA模組,針對基地收發台(BTS)和塔頂放大器(TMA)應用提高接收器的靈敏度,提供同級最佳的雜訊效能和高線性。4 S' S* Z' P# u1 t+ c; P

& ?$ ~* x2 }/ F- G$ |MGA-63xP8元件與ALM-11x36模組擴充Avago針對BTS應用的領先市場LNA產品組合,採用本公司專屬的0.25µm GaAs增強模式pHEMT製程提供低雜訊指數和高線性。相對於涵蓋寬頻的作法,Avago提供一系列的LNA產品針對特定工作頻率範圍內對元件的終端效能進行最佳化,這兩款全新LNA系列就是最佳實例。本系列產品強調整合,ALM-11x36模組可取代傳統設計中龐雜的離散和表面黏著元件,縮短設計周期時間並節省電路板空間。
- |" }) e# D: p9 M/ W
2 z$ O! g$ l2 D2 q1 G3 p( w「這兩款全新LNA系列以及我們在IMS 2011上推出的其他高效能產品,彰顯了我們致力於擴充針對無線基礎設施市場推出領先業界的LNA產品組合,並進一步提高雜訊指數與整體效能的標準,」Avago無線產品行銷主管James Wilson表示。「我們將繼續與客戶合作開發高度整合的解決方案,以簡化設計程序並協助他們跟上不斷變遷的行動標準。」

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

4#
發表於 2011-6-8 10:07:32 | 顯示全部樓層
Avago將於6月7-9日於美國巴爾的摩會議中心舉行的IMS 2011中現場展示其完整的射頻和微波產品組合。攤位編號:1602。除了LNA,本產品組合中提供的廣泛解決方案包括薄膜體聲波諧振器(FBAR)濾波器、增益方塊、驅動放大器和WaferCap放大器和偵測器,以及整合多種技術的模組。此外,Avago也將針對行動手機或可攜式電腦應用的WiMAX共存,現場展示其最新推出的AFEM-S257射頻前端模組(FEM)。6 L. v2 @: z8 v( J* Q
5 `7 U$ B% A: ?! x" R5 j5 ~
高線性MGA-63xP8 LNA系列整合主動偏壓電路和省電功能,毋需使用外部離散元件就能執行相同功能,進而簡化設計。本系列在700-2600MHz頻率中,可提供一致的高增益效能,其中MGA-636P8MGA-636P8裝置的工作範圍為450-1500MHz,MGA-637P8和MGA-638P8的工作範圍分別為1500-2500MHz和2500-4000MHz。因此本系列支援所有主要GSM、CDMA和UMTS行動電話頻帶,以及新一代LTE頻帶。LNA採用相同的微型封裝,尺寸為2.0 x 2.0 x 0.75mm。LNA使用相同的腳位輸出和外部匹配網路配置,為客戶針對不同頻率的產品提供相同的電路板配置,進而簡化設計。本系列的效能與功能最適用於行動BTS無線卡、TMA、整合器、中繼器和無線寬頻頭端設備的第二或第三級LNA。
" Z+ ]" f) w0 g( G, U6 x" B- B1 c7 o* M# C2 E/ ]
此外,ALM-11x36 LNA模組具備失效安全旁通功能,這對於TMA應用十分重要,如此在直流電源中斷時,可提供LNA雙向旁通路徑。其出色的旁通隔離可免除可能的振盪問題,而且本模組還具備低旁通插入損耗和高輸入和輸出反射耗損。所有匹配元件已完全整合在本模組中,而且50ohm射頻輸入和輸出接腳已內建交流耦合,如此可讓模組易於使用,因為唯一需要的外部零件是直流供電旁路電容。本系列可在多種頻帶提供最佳效能;ALM-11036模組涵蓋776-870MHz、ALM-11136模組涵蓋870-915MHz、ALM-11236模組涵蓋1710-1850MHz,而ALM-11336模組涵蓋1850-1980MHz。這些模組均採用相同的小體積7.0 x 10.0 x 1.5mm封裝和腳位組態,因此最適合共同平台設計。
! M$ {2 ~, ?  _. i/ _" C  a8 s/ H% [1 Y  Y; t- R# q% q( Q
無線基礎設施產業必須在擁擠頻域中提供最佳的涵蓋範圍和訊號品質。在BTS接收器設計中,最重要的就是接收器的靈敏度,而LNA選擇可大幅影響接收器的效能。針對具備旁通路徑的前端設計架構,低雜訊指數(NF)和旁通插入損耗(IL)是主要的設計目標。另一個關鍵設計因素是線性;它會影響接收器分辨緊密接近訊號與雜散訊號的能力。輸入三階截點(IIP3)可用於定義線性。
回復

使用道具 舉報

5#
發表於 2012-11-5 13:28:51 | 顯示全部樓層
德州儀器瞄準 JESD204B 市場 推出業界最快雙通道 16 位元 ADC 與首款時脈抖動清除器% H& O2 n/ h7 N# \
ADC 提供最高動態效能  大幅提高接收器靈敏度
. ?1 h/ z4 c& M* X1 W# j$ ^, X% d9 s1 y# e3 b# Y
; U7 D( S9 v( L; ^2 [
(台北訊,2012 年 11 月 5 日)   德州儀器 (TI) 宣佈針對資料轉換器推出兩款支援 JEDEC JESD204B 序列介面標準的元件,其中 ADS42JB69 是業界首度採用 JESD204B 介面,支援 250 MSPS 最高速的雙通道 16 位元類比數位轉換器 (ADC);而 LMK04828 則是業界最高效能的時脈抖動清除器,是首款支援 JESD204B 時脈的元件。二者相結合,可為高速系統實現無與倫比的效能。針對傳統平行介面的設計,同時推出業界最快速度並支援 LVDS 介面的 250 MSPS 雙通道 16 位元 ADC ADS42LB69。
( {$ F+ f; }3 k5 ^  O
( \# y; V: C# o8 @5 C! p' lJESD204B 是一款業界標準序列通訊連結,可簡化資料轉換器與其它裝置之間的數位資料介面,例如 FPGA、DSP 以及 ASIC 等。該標準可減少元件之間的路由,進而大幅降低無線通訊、測量測試及國防航空等應用的輸入/輸出與電路板空間需求。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

6#
發表於 2012-11-5 13:29:19 | 顯示全部樓層
ADS42JB69 大幅提高系統設計彈性,是唯一一款16 位元 ADC,整合包含0、1 與 2子級等三種所有 JESD204B 子級 (subclass),實現多重資料轉換器之間的同步工作。此外,ADS42JB69 還支援針對確定性延遲 (deterministic latency) 的最新 JESD204B 標準,無論是否使用外部定時訊號 (timing signal),均可實現固定傳輸延遲。該元件也與現有 JESD204A 標準相容。
4 f2 C  G0 C6 G# p/ N! [6 _: W" X
! K0 h- w9 L' T& M- U& X, `& x9 qADS42JB69 與 ADS42LB69 主要特性與優勢
& ~0 M- X8 T, ?" x% ^  |' X: o* O/ W! }! o6 O
•        最高動態效能大幅提高接收器靈敏度:在 170 MHz 中頻  (intermediate frequency; IF) 下,兩款 ADC 皆可提供 89 dBc 的無寄生動態範圍 (spurious-free dynamic range; SFDR) 效能,比同類競爭產品多達 9 dB,而且支援不含諧波失真 2 (harmonic distortion; HD2) 與 HD3 的 100 dBc SFDR、在相關dBFS完整範圍提供 74.9分貝訊號雜訊比 (SNR) 效能及 100 dB 的通道隔離;, t& f0 G2 s" M9 V/ N
•        高設計彈性支援三個數位介面選擇:
) Z- C1 V5 f* ^6 l# N0 c+ wo        支援 JESD204B 介面的 ADS42JB69 可將所需資料介面通道數從 17 個銳減至 5 個,不但明顯減少電路板空間,同時降低設計複雜度;+ A2 r' J. v6 z* O- S; \
o        ADS42LB69 透過 17 通道雙倍資料速率 (DDR) 低電壓差分訊號 (LVDS) 或 10 通道四倍資料速率 LVDS 支援傳統平行介面設計。$ X# m9 @, j' u0 k
•        簡單的類比輸入介面:支援可程式設計的完整範圍高阻抗類比輸入緩衝器,不但可簡化輸入濾波器設計與驅動器電路系統,還可維持效能表現和整個類比輸入頻率範圍內元件間的可重複性 (repeatability);
' n5 s& x; O7 C- \" Y2 o% \$ p3 [•        最低功耗:ADS42JB69 單一通道功耗為 775 mW,而 ADS42LB69 單一通道功耗僅為 740 mW;
& V1 t' ?2 k8 V•        接腳相容以確保高設計彈性:最新 ADC 屬於接腳相容的高效能 14 位元產品系列。在 170 MHz IF 下,雙通道 14 位元 250-MSPS ADS42JB49  (JESD204B) 和 ADS42LB49 (LVDS) 可提供 89 dBc 的 SFDR 效能及高達 73.4 dBFS 的 SNR 效能;
回復

使用道具 舉報

7#
發表於 2012-11-5 13:29:43 | 顯示全部樓層
結合 16 位元 ADS42JB69 與 LMK04828,為系統設計人員提供簡潔的 JESD204B 序列介面,降低物料清單 (BOM) 成本,並確保無與倫比的高效能。LMK04828 不但提供超低抖動及相位雜訊,同時還可生成實現多重元件同步所需的 JESD204B 子級 1 系統定時參考訊號 (system timing reference signal; SYSREF)。
# o7 J; W$ G4 o, w7 t( _
# A& O0 _) \; e7 J' |7 hLMK04828 主要特性與優勢
0 B" j0 r! L) B$ i; O•        最高效能:245.76 MHz 下,可使用低雜訊電壓控制電晶體振盪器 (crystal oscillator) 模組,實現低於 100fs 的 RMS 抖動 (10 kHz 至 20 MHz);( X. j  @4 Q. w6 Z) Y: Z: w& r2 U  U
•        整合效能及功能的獨特組合:不僅可降低時脈架構的複雜度,同時大幅提高系統效能、減少元件數並降低物料清單 (BOM) 成本;  r; g) X; A% F& c, C" g
•        生成 JESD204B 子級 1 SYSREF:高速時脈與 JESD204B SYSREF 伴隨訊號 (companion signal) 配對,提供多達七組子系統 JESD204B 元件的定時同步;
6 W. N) x; V" R) `•        更高彈性:
: N6 b. x3 n) Fo        雙電壓振盪器控制 (dual voltage-controlled oscillator) 核心,提供 2.5 GHz 或 2.9 GHz運作頻率,七對可程式設計時脈輸出 LVDS設定、低電壓正射極耦合邏輯 (low-voltage positive-emitter-coupled logic; LVPECL) 或高擺幅差分訊號 (high-swing differential signaling; HSDS) 輸出格式,實現最高彈性;
0 Y) U9 y. l; F6 l0 Co        輸出對可配置為元件時脈和 SYSREF 或者兩個元件時脈,增加其它實作高速時脈,滿足系統需求;
( O) ]# H% N  L/ Wo        數位延遲、類比延遲及零延遲等可程式設計特性支援各種時脈需求與架構。
回復

使用道具 舉報

8#
發表於 2012-11-5 13:29:53 | 顯示全部樓層
工具與支援
8 s  F$ e! M# X" \以下評估模組  (EVM) 可加速採用最新 16 位元及 14 位元 250 MSPS ADC 的開發工作:5 _5 I: }1 \) s1 N3 Z, `
•        支援 JESD204B 介面的 16 位元 ADS42JB69SEK 與 14 位元 ADS42JB49SEK,每套建議售價為999美元;
/ b; e+ L4 W7 q$ O2 o: h. h•        支援 LVDS 介面的 16 位元 ADS42LB69EVM 與 14 位元 ADS42LB49EVM,每套建議售價為399美元。  g$ w9 y8 w* z% n) E) |' {* c

. s4 c7 o3 I! x$ A3 a9 F* REVM 可連接 TSW1400EVM 高速資料擷取與模式生成平台以進行資料分析,還可連接 Altera 與 Xilinx 的 FPGA 開發平台。此外,ADS42LB69 與 ADS42LB49 的 IBIS 模型可驗證電路板訊號完整性,現也同步提供。6 I! T- q) C% h1 z  m, \
; I) b$ _3 u2 z: M" h7 z6 k+ ~
LMK04828EVM 評估模組現已開始供貨,每套建議售價為 499 美元。時脈設計工具與 CodeLoader 軟體可實現定時解決方案的產品選擇、設計與模擬。
5 Q/ g! n7 D& |- O' @
( d  T" ~1 ~1 }. }& B: Z' CTI E2ETM 社群高速資料轉換器與時脈及定時器論壇為工程師提供支援與 TI 專家諮詢。
, z/ @' U" @: F        ) B* o0 N' p% l( a4 P( ?
供貨、封裝與價格
' L& H4 w% R! i; l9 X) K採用 9 mm × 9 mm QFN 封裝的 16 位元 ADS42JB69 (JESD204B) 及 ADS42LB69 (LVDS) 與 14 位元 ADS42JB49 (JESD204B) 及 ADS42LB49 (LVDS) 均已開始提供樣品,預計將於2013年第二季量產。ADS42JB69 與 ADS42LB69 ,預計每千顆建議售價為 185 美元,ADS42JB49 與 ADS42LB49,預計每千顆建議售價為125美元。# a7 @+ t+ @6 E3 h
) f: L$ v9 ]4 Q( e' Y
採用 9 mm × 9 mm QFN 封裝的 LMK04828 現已開始提供樣品,並將於 2013 年第一季開始供貨,每千顆單位建議售價為 11.2 美元。針對運作頻率在 1.9 GHz 或 2.5 GHz 下的VCO系統,LMK04826 將於 2013 年第一季始提供樣品,於該季末投入量產,每千顆單位建議售價為11.2 美元。
回復

使用道具 舉報

9#
發表於 2012-11-5 13:41:57 | 顯示全部樓層
Silicon Labs推出具備業界最高時脈樹功能整合度的低抖動時脈緩衝器-Si533xx時脈緩衝器代替離散元件並提供通用格式轉換以簡化系統設計-  ' y3 o( c! o6 K4 A6 ^1 \

: \* t" ~2 l3 s. m
7 J& Q7 Z1 J- ~  f台灣,台北 - 2012年11月5日 -高效能類比與混合訊號IC領導廠商Silicon Laboratories (芯科實驗室有限公司, NASDAQ: SLAB)今日宣佈推出業界首款通用時脈緩衝器(clock buffer),可以用單顆IC代替多顆LVPECL、LVDS、CML、HCSL和LVCMOS緩衝器,而無需多個不同格式緩衝器。新型Si533xx系列產品整合常見的時脈樹功能,包括時脈分配、時脈多工、時脈除頻、格式轉換和電位轉換。Si533xx系列產品基於專利的低相位雜訊時脈驅動器架構,其超低抖動(jitter)特性可滿足最嚴格的抖動規範,並具備簡化時脈樹設計,與其他產品相比,為設計人員提供更多的抖動值。Si533xx時脈緩衝器特別針對通訊、資料中心、無線設備、廣播視訊和嵌入式計算應用的需求而設計。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

10#
發表於 2012-11-5 13:42:14 | 顯示全部樓層
Si533xx時脈緩衝器系列產品是Silicon Labs完整時序產品組合的新成員,對於所有高效能應用,客戶都可以簡化完整時脈樹解決方案的設計和採購。Silicon Labs時脈樹產品可提供業界最高整合度,並且時脈產生和分配所需的元件數量最少。從同一供應商取得所有時脈元件,能夠確保點對點性能,消除令人頭疼的互操作性,同時也簡化客戶的供應鏈管理。 ! Y% T* p# ^. j+ u3 A$ |1 v
+ k- H, x/ O) z$ K- w
其他時脈緩衝器通常僅支援單一時脈輸出訊號格式,而且沒有整合基本的時脈樹功能。這種缺陷迫使系統設計人員使用多種離散緩衝器、多工器、除頻器和電位轉換器來滿足時脈分配需求,增加了設計的複雜性和成本。Silicon Labs靈活的高整合度方案解決以上問題,既增加靈活性、簡化時脈樹和減少設計複雜度,又避免令人頭疼的採購問題。 , P1 m$ B5 |8 |: N
7 w, N- s( e; ]6 f* d" V. @
Si533xx時脈緩衝器提供單晶片解決方案,可以代替高達10個不同的LVPECL、LVDS、CML和HCSL緩衝器輸出,或高達20個LVCMOS緩衝器輸出,以及離散的多工器、除頻器和電位轉換器。Si533xx時脈緩衝器的獨特架構使設計靈活性最大化。時脈輸出分成兩個獨立的區,每個區的訊號格式可透過接腳由用戶選擇,為開發人員提供多種選擇。兩個區都具備獨立於核心電壓的專用電源電壓接腳,可啟動簡單的電壓電位轉換。元件的通用輸入級支援兩個differential或single-ended輸入,低雜訊2:1輸入多工器支援無干擾切換,可消除輸入時脈切換期間無效脈衝傳輸到元件輸出端的風險。此外,一些Si533xx緩衝器為每個輸出時脈支援獨立的輸出時脈啟動接腳,具有控制靈活性。
回復

使用道具 舉報

11#
發表於 2012-11-5 13:42:19 | 顯示全部樓層
Si533xx系列產品在保證效能的前提下,提供高整合度和靈活度。Si53302晶片是業界最低抖動的多格式緩衝器(典型值100fs RMS),其性能可與一流的固定格式緩衝器相媲美。此外,元件的2:1輸入多工器在時脈輸入接腳之間提供60dB以上信號隔離度,使串擾產生的抖動最小化,在需要雙輸入時脈的應用中保證低雜訊運行。整合型電源電壓調整可提供極高的電源雜訊抑制(PSRR)能力,確保FPGA、ASIC、SoC和PHY中穩定的低雜訊運行。 ' x9 E; e5 @" w/ ?3 ?# l
3 o+ }# N+ U8 E8 M" l, _' w. T
Silicon Labs副總裁暨時序產品總經理Mike Petrowski表示:「我們應用創新的混合訊號技術創建時脈緩衝器的全新類別,特別針對令人頭疼的時脈樹相關問題而設計。Si533xx系列產品重新定義時脈緩衝器功能,包括高整合度、通用並且沒有性能損失的任意格式轉換器,為開發人員創新和簡化系統設計提供更大靈活性。」
: w; i" b( \" ?5 m# H, W* n( [; c. Z+ @, P/ I/ S  n+ E
價格和供貨 6 q+ T7 F$ V$ A9 }, d7 ?! G
Silicon Labs Si533xx時脈緩衝器現已量產,支援多種封裝類型,1萬顆採購量時單價為0.8美元起。Si53301/4-EVB開發套件支援Si533xx系列產品,具備Si53301 2入6出的通用緩衝器/轉換器。此開發套件可用於評估所有Si533xx產品性能,易於透過跳線來配置,而無需額外軟體。
回復

使用道具 舉報

12#
發表於 2014-6-9 14:04:49 | 顯示全部樓層

RS提供Silicon Labs Touchstone類比IC產品

RS 讓全球客戶都能更加輕鬆地買到 Silicon Labs 廣泛的低功耗高性能模擬 IC
9 r% `/ M& f' {( X! ^
: q  l' v8 w/ [( l0 i台北2014年6月9日電 /美通社/ -- 服務於全球工程師的分銷商 Electrocomponents plc 集團公司 (LSECM) 旗下的貿易品牌 RS Components (RS) 公司宣佈現正在備貨 Touchstone Semiconductor 開發的低功耗高性能類比積體電路 (IC) 產品。Silicon Labs 近期收購了 Touchstone Semiconductor,以使其針對物聯網 (IoT) 市場的嵌入式產品結構更趨完整。RS 將在歐洲、中東和非洲 (EMEA) 以及亞太地區對這些類比 IC 產品提供庫存和物流服務。
1 i# i6 C( J( ?7 e2 F3 [& C
" d' B. w7 U% K: l5 XSilicon Labs 收購的 Touchstone 類比產品包括運算放大器、模數轉換器、比較器、電流檢測放大器、電源管理 IC、計時器 IC、電壓檢測器和基準電壓源,適用於廣泛的 IoT、工業控制、消費電子及儀錶應用。這些類比產品目前均可以工業標準貨盤的形式,通過線上和印刷目錄等多種 RS 管道加以採購。 - k( Q  X3 R3 l; Q3 y

/ o6 o/ s7 I! N% q5 N除這些核心類比 IC 產品外,Silicon Labs 還提供一系列簡便且價格合理的評估板,可減少設計工程師採用 Touchstone 產品進行開發時的時間。這些評估板也可從 RS 處購買。
0 E$ Y( n* W; \( P7 h( k  R0 _8 @
8 ~6 L1 T' D  Q$ r. C. D  BRS 半導體業務全球總監 Jonathan Boxall 表示:「對於類比設計師而言,成本、性能和快速的可用性都是關鍵考慮因素。在近期收購了 Touchstone 資產後,Silicon Labs 現可提供一系列廣泛的低成本、高性能模擬器件現貨,能夠幫助工程師更快地達到其設計目的。」
: s: M2 `$ M% _& g* Z* N9 N/ q+ U
0 |/ S; i1 W3 M* d' |5 T' xSilicon Labs 全球管道銷售副總裁 Phil DeMarie 表示:「RS 以其強大的半導體系列板卡而備受推崇,並憑藉豐富的採購經驗為全球客戶提供優質服務。通過與 RS 這家主要經銷商結盟,我們將有更多機會來進一步拓展自身的模擬 IC 系列產品,同時給予工程師更多的選擇、更輕鬆的採購。此外還可通過 DesignSpark 工程社區,為工程師提供豐富的線上支持。」
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 06:11 AM , Processed in 0.121007 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表