Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 20962|回復: 16
打印 上一主題 下一主題

[問題求助] 請問關於POWER MOS 的layout

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-27 13:27:55 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
如題, 請問各位LAYOUT達人, 在設計POWER MOS 的LAYOUT時4 }$ C7 H* q7 i$ i

% F. C7 i& Z& V3 ~7 s! M, p8 R9 w有沒有比較省面積又可以降低RDS的做法呢?有參考資料可以提供
0 W: `* p. W: U! S( X' a# `7 t
5 X' b: c, E( _; m! ^8 t小弟研究一下嗎? thanks
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂3 踩 分享分享
17#
發表於 2022-12-17 16:51:09 | 只看該作者
the art of analog layout 真的感覺需要看一下
16#
發表於 2009-11-3 08:58:25 | 只看該作者

回復 15# 的帖子

赞成15#,power line plan非常重要,不同的布线对RDS的影响post simulation就可以看得出。另外power mos通常都比较大,所以power line分布均匀也很重要,到各个mos的路径尽量差不多,否则电流会不均匀。
15#
發表於 2009-11-2 22:50:36 | 只看該作者

回復 14# 的帖子

「power line plan基本不会影响到RDS」→我並不同意哦~~事實上我們實驗出來是有差別的,而且有時後因為成本的考量,並沒有辦法選擇多層METAL或是材料較好的METAL使用,power line plan是很重要的。
14#
發表於 2009-11-2 22:35:24 | 只看該作者
PS:补充以下内容,以便防止有混淆的概念
& q* k/ N( v- H/ \9 Y/ u1 R& j: w- j4 v
1,决定POWER MOS性能的因素很多而不仅仅是RDS. @5 Y: k4 }2 A/ Y+ F# D
2,TOP Metal 的 power line plan基本不会影响到RDS(不考虑METAL RES情况),而是指较合理的power line plan会省出额外的空间来增加W/L,从而降低整体MOS RDS
) {* m* {- F0 u/ ^3,S/D合并不能降低RDS,相反就合并的管子本身来说,反而会增大RDS(S/D 与金属接触面积减小),这一点在差分管匹配的时候影响尤其巨大。这样的优势是,降低S/D面积,也就降低了D端电容,同时也省出额外空间,可用于增大W/L,从而降低Ron。+ V+ O. G! [4 x( f+ D% g. Y
4,另外,出于ESD的考虑,有时候我们需要增大D端电阻,因为反偏结受冲击损坏几率较高,大的RD用于缓冲能量.所以这样的POWER MOS D 端更类似于ESD管,接触孔较 POLY远,RD增大,但是通常这种影响相对与沟道电阻而言,是为不足道的。: Z; g7 s9 W; e$ z3 n' I: }
5,Hastings的那本版图艺术非常不错,但是他的策略更适合于老工艺,可以参考他的思路,结合我们的设计,自己创新出合理,可靠,紧凑布局,也可以参考下其他大厂的做法,一定会有收获。
' ]4 b! J9 {1 V- d) a5 E& e6 Y
* c* U: Z; O0 U& o祝好运,如有误请提醒更正。:)
, t' l' o* l- V: V  w* w5 x4 N4 N' C1 i  k. {
[ 本帖最後由 CHIP321 於 2009-11-2 10:49 PM 編輯 ]
13#
發表於 2009-10-30 21:39:17 | 只看該作者
看来the art of analog layout 还是 必须好好去看看的啊!!!!!!!!!!!!!!!
12#
發表於 2009-10-23 21:20:44 | 只看該作者
一直沒時間看the art of analog layout,太多了懶得看 0 r4 F9 u) D, q% ^! R* I
感謝大大的經驗分享,收穫良多....
11#
發表於 2008-10-21 14:09:14 | 只看該作者

POWER MOS 的layout

u can reference pattern of RT4 E0 |5 d0 w3 s1 n1 o+ O2 k- ~
I have apply a pattern for power mos strature
10#
發表於 2008-10-19 00:50:18 | 只看該作者
你可以從這個角度來想,power mos一定就是一種length,所以mos從drain到source的等效阻值是固定的,這是rds的基本值,那剩下多出來的阻值就是pad到mos contact的阻值,這就是我說的metal line plan的重點了,plan佳,會使pad到mos contact這一段路的阻值小,這樣去降低rds才有效~那要怎麼plan呢,其實可以試很多種方法,並且可以自行計算其中的等效阻值以找到最佳的方式,不過還是要經過實際驗証啦~我能說的就這麼多囉!!
9#
 樓主| 發表於 2008-10-18 23:21:18 | 只看該作者
恩, 小弟同意樓上小包兄的見解, 通常w/L並無法無限制加大, 雖然這是最有效降低RDS的ㄧ個方法( C2 K6 q: L4 q! R9 T$ t, |

9 s* G( _' R% c" o4 s其實, 所謂的"較低的RON"應該是在相同的LAYOUT面積下來比較才有意義, 也就是說在相同的面積下) O. O  ^$ d9 k+ z
3 w- V5 ^1 q& k* B8 s8 P6 W' F
創造出更大的W/L比值, 當然各家方式不一, 只是您所說的metal line plan真是會造成無法降低
6 E; K* i) Q) n7 r( w( V: _; [/ R1 v2 A) o% j; w2 G
RON的 bottle neck , 這點小弟是比較需要好好了解一下說, 通常metal 的走線應該也是儘量加大線寬
, X( Z/ B4 H8 \. F# b8 q& L& u- Q5 I* Q1 \) z: D% m; c, H4 L, W
還是有其它方式, 小弟願聞其詳
8#
發表於 2008-10-18 12:04:18 | 只看該作者
而且,雖然「要降低RDS的方式無非是加大(W/L) ratio」,但你絕對有成本上的考量,不可能無限制的加大,所以應該想的是,如何在有限的面積內,能夠達到最小的RDS,所以sometimes會考慮用井型,或蛇型,或許能夠將單位面積內(W/L)提到最高,但同時還需考量esd的問題,因為將 單位面積內(W/L)提到最高,esd效果未必ok~
: b. Z( ?' n2 o" N7 G/ {另外,降低rds的方法如上一帖所說的power line plan,正確來說應該是diff以上的metal plan(m1~mx),都會有影響。
7#
發表於 2008-10-15 23:28:08 | 只看該作者
原帖由 sensing 於 2008-10-15 11:10 PM 發表
/ C# k3 T* o" x+ c# Q1 C可是從書上要降低RDS的方式無非是加大(W/L) ratio, 或是提高(VGS-VTH),
& u. E+ U- L5 i- q# g; g
  F+ w1 w4 a" K0 l  M  ^因此通常POWER MOS的面積都不會太小, 所以才有書上non-conventional的LAYOUT方式
1 [* s4 ?5 e9 |) ^% X9 m7 e' k
3 I& U2 p7 y4 {; i! V$ @目的也是提高單位面積內(W/L), 因此小弟不解POWER LINE ...

( s# K1 {1 ~3 S- p. ~0 ]: Z/ }' _+ ^) |7 z# i& @" ]
POWER LINE的PLAN指的是METAL的拉線嗎?( z8 l1 v; @: J8 f$ w+ v
→ 是的~ power line plan不佳,會響影RDS比較多,另外bond pad和bonding wire多寡也會有影響,一點點。* s. D8 y: p( b& x+ X9 n
但,影響多多或多少,可能需要多多實驗囉。
6#
 樓主| 發表於 2008-10-15 23:10:04 | 只看該作者
可是從書上要降低RDS的方式無非是加大(W/L) ratio, 或是提高(VGS-VTH),$ u" @1 q3 [2 t, h/ s& D2 H7 f( t

+ M" i0 K: R$ v- z4 @因此通常POWER MOS的面積都不會太小, 所以才有書上non-conventional的LAYOUT方式5 L: ]$ g# y' {+ ~' z8 t" Z4 p

6 M& `6 Y1 d' t6 }0 j2 u5 G" j目的也是提高單位面積內(W/L), 因此小弟不解POWER LINE的PLAN指的是METAL的拉線嗎?
: h; \+ q6 Q) S" j# h
- e' r1 ?4 B& f, Y. b% |煩請高手替小弟解惑, thanks
5#
發表於 2008-10-13 23:40:27 | 只看該作者
原帖由 sensing 於 2008-10-13 10:44 PM 發表 - J+ a" \: l1 i7 G6 F3 m. G; J
請問CM168899,
  k. V9 I! o& H
+ j% w+ O  `& X' r: W; s. J共用drain 會讓RDS變小的原理是甚麼原因呀?小弟不解,煩請解惑, thanks

5 G8 r/ p2 T  s% a* v3 j. I
. v) q8 ^/ O8 x; _0 ]hello!
* ~4 F' e" k( Y" K2 q共用drain主要的目地是要保護或隔離drain端訊號,因為一般會drain接output signal,source接gnd鐹vdd,利用source來隔離與外部(core的部分)訊號。
( @7 ?/ S- r9 XRds要小呢,主要考慮在POWER LINE的PLAN,你可以參考"The ART of ANALOG LAYOUT P413~416",但實驗上的效果還是需要自已經過驗証,畢竟每家公司產品都不同,並不是所有的CASE都可以統一套用。' B% }( L* f5 h
另外,你也可以參考別家公司的IC, 看他們在power mos方面是怎麼plan的。
4#
 樓主| 發表於 2008-10-13 22:44:59 | 只看該作者
請問CM168899,
* h4 n+ `" S1 m3 j: t& L
9 @; G' t: I. l2 L/ |& M  _2 O4 I共用drain 會讓RDS變小的原理是甚麼原因呀?小弟不解,煩請解惑, thanks
3#
發表於 2008-10-13 18:38:29 | 只看該作者
儘量共同Drain面積,這樣就以降低RDS.............................
2#
發表於 2008-10-10 12:53:06 | 只看該作者
你可以參考"The ART of ANALOG LAYOUT"這本書的P413~416,裡面的詳細說明power mos layout和power line plan,可以參考看看哦~~~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 01:22 AM , Processed in 0.117015 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表