|
Lattice Diamond設計環境加速開發時間* _+ |# W; T0 V5 c- t
& r! x* |7 _, d& Q0 h8 G* Z7 p, c. O客戶可開始使用Lattice Diamond 1.4 beta設計軟體,以LatticeECP4FPGA進行設計。Lattice Diamond設計軟體是針對萊迪思FPGA產品的全新旗艦設計環境,提供一整套功能強大的工具、高效的設計流程、和使用者介面,使設計人員能夠更迅速地針對低功耗、成本敏感的FPGA應用。此外,LatticeDiamond軟體繼續提供業界領先、專門為低成本和低功耗應用而開發的功能。其中包括非常準確的功耗計算器,基於引腳的同時開關輸出雜訊計算器和經驗證的MAP和PAR FPGA實現演算法,有助於確保低成本和低功耗設計的解決方案。4 r& ?0 y8 L9 b7 [( T
# ?; X' n ?* k+ x, l+ s6 |- w1 ^1 ^) Y關於LatticeECP4 FPGA系列
* @' y3 f ^" R' g6 K+ A3 z' _0 k! L" A& c3 l1 s
LatticeECP4 FPGA系列有6款套件,提供符合多協議標準的6GSERDES,採用低成本的wire-bond封裝,DDR1/2/3記憶體介面的速度高達1066 Mbps,功能強大的可級聯DSP模組非常適用於高性能射頻、基頻和圖像訊號處理。LatticeECP4 FPGA具有1.25 Gbps的切換速度,還有快速LVDSI / O以及高達10.6Mbits的嵌入式記憶體。邏輯密度從30K LUT到250KLUT,多達512個用戶I/ O。 LatticeECP4 FPGA系列的高性能特性包括:
}' v4 X; x6 D/ ?7 k. D4 k
/ ?. a: {# D0 s$ N+ I" U. }3 N· 工作速度>500MHz的36X36具有乘法和累加功能的DSP模組。DSPslice還具有創新的級聯特性,用於實現寬ALU及加法樹的功能,而沒有FPGA邏輯的性能瓶頸。 DSP模組提供加速邏輯,相較於上一代DSP架構每個DSP模塊有4倍的頻寬。# V$ N) @; p( w r: P, O6 n; e5 u
( x) \+ ~9 I. U. L# B& {
· 6 Gbps SERDES符合CEI - 6G抖動規範,每個SERDESquad具有能夠混合和匹配多種協議的功能。包括PCI Express 2.1、 CPRI、OBSAI、XAUI、串列RapidIO2.0、SGMII/千兆乙太網路和萬兆乙太網路。* U3 h5 ]$ h8 Z, M
: {- S3 P0 H& ]$ Q
· 專門設計的SERDES / PCS模組能夠實現低延遲變化CPRI連結的設計,常用於採用無線射頻遠端網路架構連接的無線基地台。1 E% V* `" k1 [4 s$ P
9 L) _$ ^! M2 n+ G. Z· 固化的通訊引擎模組使用固化的金屬陣列,具有多個10GbE和三速MAC模組,以及PCI Express2.1和SRIO2.1模組。相較於傳統以FPGA為基礎的模組,這些模組的面積和功耗效率高出10倍以上。
* \; g# c2 }! L/ c- t! v" m g3 d6 E2 k& I5 |* E: p! L8 t6 V
· 符合SMPTE串列數位介面標準,具有前所未有的功能,每個SERDES通道獨立支持3G、HD和SD視訊廣播訊號。支援三速率而無需任何過採樣技術,盡可能減少消耗的功耗。. Z- k4 l( ~4 x, z) _# R5 `
% }# w+ Q1 o# a" f# ^+ A+ d· 1.25 Gbps LVDS I / O,擁有時脈資料恢復模組,能夠與高性能ADC/ DAC介面並實現SGMII/GbE鏈路。在通用的I / O上執行CDR功能為設計人員大幅增加串列I / O的數目,當需要大量的SERDES通道時,甚至可以使用更小的FPGA,大幅降低實現串列乙太網路介面邏輯的成本。
$ {( i5 Q3 R' I1 |6 r1 q4 j0 j- d& a* |( D8 \
這些特點使LatticeECP4 FPGA系列非常適合大量的成本和功耗敏感之應用,例如無線基礎設施、有線接入設備、視訊和圖像,以及運算應用。9 z* } p' m# C5 [3 \
1 B: q7 n7 B8 c7 j供貨
& H( U+ |5 y {, }' g& m" S' w [1 { o5 n2 r0 r
有些客戶已經開始使用Lattice Diamond 1.4 beta設計軟體以LatticeECP4FPGA進行設計。在2012年的上半年可獲得套件樣品,預計2012年下半年開始量產出貨。 |
|