Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: chip123
打印 上一主題 下一主題

[經驗交流] FPGA 產品應用用在哪裡?

  [複製鏈接]
1#
發表於 2011-9-27 10:23:30 | 顯示全部樓層
Altera推出業界第一款採用FPGA架構的Serial RapidIO Gen2解決方案,支援下一代無線基地台的實施
6 c* c  O! C' uAltera展示了與IDT業界第一款Serial RapidIO Gen2交換器的互操作性( [1 N* O8 J% _: y0 U4 H

  H4 `# C' N7 Y1 R2 y& x/ d6 {+ n2011年9月27日,台灣——Altera公司 (NASDAQ:ALTR) 今天宣佈,開始提供業界第一款採用Serial RapidIO® Gen2 FPGA架構的解決方案,進一步提高下一代3G和4G無線基地台的頻寬,鏈路更加靈活。Altera成功實現了Stratix® IV GX FPGA中的RapidIO MegaCore®功能IP核心與整合元件科技公司(IDT)Serial RapidIO Gen 2交換器的互操作性。Altera成熟的Serial RapidIO Gen2解決方案,為高性能通訊系統中使用的鏈路射頻卡、主控處理器和數位訊號處理器等,提供20-Gbaud採用資料封包架構的互聯功能,提高了系統頻寬。" u: k3 o  w' A+ t- B
, z3 c; k+ e$ Q
IDT通訊業務部產品管理主任Stephane Gagnon表示:「IDT非常高興能夠與Altera一起樹立了這個RapidIO Gen 2元件的里程碑。我們共同的無線基礎設施用戶依靠IDT的RapidIO交換器來連接系統,而Altera的FPGA則做為3G和4G基地台的硬體處理端點。我們的RapidIO Gen 2元件互通展示表明,無線用戶以及軍用、醫療和工業市場的用戶能夠充滿信心的設計並實施可靠的系統。」
回復

使用道具 舉報

2#
發表於 2011-9-27 10:23:41 | 顯示全部樓層
Altera與IDT密切合作,實現了Serial RapidIO Gen2 IP核心與IDT 80HCPS1848交換器的互操作性,支援5 Gbaud到20 Gbaud的x1和x4配置。實現了這一個可靠的Serial RapidIO Gen2解決方案後,無線市場的用戶能夠充滿信心的設計並實施尖端的高性能系統。IDT提供一系列高性能、低功率消耗、低延時Serial RapidIO解決方案,是唯一能夠提供Serial RapidIO Gen2交換器的供應商。
0 v! f8 ^  T7 _# o0 t
* R' A& X2 y6 {3 b- _% [$ o2 S/ dAltera公司產品規劃主任Paul Ekas表示:「Altera一直致力於支援最新的通訊協定和行業標準,讓用戶儘早使用尖端技術。與主要的Serial RapidIO交換器供應商密切合作,我們能夠為用戶提供可靠的解決方案,實現下一代3G和4G無線基地台,支援無線基礎設施在全世界的部署。」
% [$ i1 E' y0 n2 Z8 f. E
/ r3 ^3 _/ B) @供貨資訊
* r% D5 s, Y6 f! D+ U2 M1 J# B. `9 y% Y. E" D& A
Altera提供全面的系統級可整合的Serial RapidIO解決方案,包括,Serial RapidIO IP核心、參考設計和硬體開發平臺。現在已可以從www.altera.com/pr/downloadcenter下載Altera的Serial RapidIO MegaCore功能,它是Altera設計套裝的一部分,由Altera的Quartus® II軟體版本11.0提供支援。以加密IP或者原始碼的形式提供IP核心,實現用戶的完全控制。
回復

使用道具 舉報

3#
發表於 2011-11-28 11:05:48 | 顯示全部樓層

具有高性能創新的LatticeECP4系列重新定義低成本、低功耗FPGA

創新的6G SERDES、固化的通信引擎和超高頻寬DSP模組 適用於低成本與低功耗的無線、有線、和視訊市場應用
7 }: B' u" _& q$ ]. X7 u   O0 U0 b) y* i- l) x, V' N

# I/ U3 y: `/ q9 t: x; E【台北訊,2011年11月17日】萊迪思半導體公司(NASDAQ: LSCC)今天宣佈推出​​下一代LatticeECP4™FPGA系列,重新定義低成本、低功耗的中階FPGA市場。採用低成本wire-bond封裝的LatticeECP4™FPGA具有6 Gbps的SERDES,功能強大的DSP模塊和具有以硬核IP為基礎的通訊引擎,適用於低成本和低功耗的無線、有線、視訊、和運算市場。 LatticeECP4 FPGA系列以屢獲殊榮的LatticeECP3™系列為基礎,為主流客戶提供高階功能,同時保持業界領先的低功耗和低成本。LatticeECP4是各種應用用來開發主流平台的理想套件,如無線射頻遠端網路架構、分散式天線系統、微蜂巢式基地台、乙太網路彙聚、交換、路由器、工業網路、視訊訊號處理、視訊傳輸、和資料中心的運算。 ! g! a' v6 c2 W

: p1 \. z) f- Q6 {高品質的SERDES和固化的通訊引擎7 n# @% b( O- y9 _
  S$ @& H$ a! ]
LatticeECP4 FPGA包含多達16個符合CEI 標準的6 GbpsSERDES通道,具有嵌入式物理編碼子層(PCS)模組,採用低成本wire-bonded封裝和高性能flip chip封裝,使客戶能夠選擇以晶片到晶片、以及遠距離背板應用的方式部署LatticeECP4FPGA。多功能和可配置的SERDES / PCS可以流暢、與固化的通訊引擎相集成,有效率地構建完整高頻寬子系統。通訊引擎可比採用類似的FPGA減少10倍以上的功耗和成本。LatticeECP4通訊引擎組合包括針對PCI Express2.1、多個10千兆乙太網路MAC和三速乙太網路MAC、以及串列快速I / O(SRIO)2.1的解決方案。 SERDES / PCS和通訊引擎的結合是完成以複雜串列協定為基礎的理想設計選擇,具有低成本、低功耗、和小尺寸的特點,同時可加快產品上市時間。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

4#
發表於 2011-11-28 11:06:10 | 顯示全部樓層
創新的DSP處理技術,減少乘法器的數量
, L# V3 d4 S7 P4 g/ U( V' z; a- b, H7 w, U* V# d: }
LatticeECP4系列具有功能強大的數位訊號處理(DSP)模組,18x18乘法器、寬ALU、加法樹、以及用於級聯的進位鏈塊。獨特的加速邏輯意味著每個LatticeECP4 DSP模組可等於4個LatticeECP3 DSP模組,較上一代LatticeECP3組件的訊號處理能力高出4倍。靈活的18x18乘法器可以分解成9X9、或組合成36X36,以便完美地符合客戶的應用需求。此外,多達576個乘法器可以級聯在一起構成複雜的濾波器,用於無線射頻遠端網路架構(RRH)、以MIMO射頻天線為基礎的解決方案,以及視訊處理的應用。
  e# W; U0 o* @( q1 h$ P+ x% u! k" F0 h$ Y  N3 ^6 |7 B7 A. M
更高的性能和容量
6 m. ^. H6 N* n: g) v; {! c
, ^- T. k. a5 Z( d& U6 p( nLatticeECP4 FPGA的速度比上一代套件快50%,具有1066 Mbps的DDR3記憶體介面和1.25 Gbps的LVDS I / O,也可作為串列千兆乙太網介面。新的LatticeECP4系列還有66%以上的邏輯資源和42%以上的嵌入式記憶體,使設計工程師能夠在FPGA中構造完整的系統單晶片(SoC)。 3 _' A! v9 M% L0 \) ^* n3 B+ u8 ?
! _) ?/ ^! W/ R' g
萊迪思公司業務部副總裁暨總經理Sean Riley表示,「下一代LatticeECP4 FPGA系列為客戶提供前所未有的高功能、高性能、低成本和低功耗的組合,這對高階、但成本敏感的無線、有線,視訊和電腦應用是必需的。萊迪思向來是市場先驅,用經濟的套件為客戶提供尖端的創新。現在我們的Lattice Diamond®設計軟體中包含了LatticeECP4套件。我們的客戶可以立即開始建立廣泛的、低功耗的平台,以擴大他們的市場。」
5 ~: C: g0 ?7 |% Z$ ~( M
. Q( ]; p$ w- ~LatticeECP4 FPGA的設計支持  Q+ _6 b8 K/ _
6 J# a' o, @7 |4 \' v
萊迪思提供智慧財產權(IP)核、開發板、和設計軟體,以便快速啟動設計並加快產品上市時程。一系列的智慧財產權(IP)核包括CPRI、OBSAI、串列RapidIO、XAUI、SGMII/千兆乙太網路、PCI Express、串列連接SMPTE、FIR濾波器、FFT、Reed-Solomon編碼器/解碼器、針對DSP功能的CORDIC、CIC、NCO、和針對記憶體介面和連接的其他IP核。
回復

使用道具 舉報

5#
發表於 2011-11-28 11:06:18 | 顯示全部樓層
Lattice Diamond設計環境加速開發時間* _+ |# W; T0 V5 c- t

& r! x* |7 _, d& Q0 h8 G* Z7 p, c. O客戶可開始使用Lattice Diamond 1.4 beta設計軟體,以LatticeECP4FPGA進行設計。Lattice Diamond設計軟體是針對萊迪思FPGA產品的全新旗艦設計環境,提供一整套功能強大的工具、高效的設計流程、和使用者介面,使設計人員能夠更迅速地針對低功耗、成本敏感的FPGA應用。此外,LatticeDiamond軟體繼續提供業界領先、專門為低成本和低功耗應用而開發的功能。其中包括非常準確的功耗計算器,基於引腳的同時開關輸出雜訊計算器和經驗證的MAP和PAR FPGA實現演算法,有助於確保低成本和低功耗設計的解決方案。4 r& ?0 y8 L9 b7 [( T

# ?; X' n  ?* k+ x, l+ s6 |- w1 ^1 ^) Y關於LatticeECP4 FPGA系列
* @' y3 f  ^" R' g6 K+ A3 z' _0 k! L" A& c3 l1 s
LatticeECP4 FPGA系列有6款套件,提供符合多協議標準的6GSERDES,採用低成本的wire-bond封裝,DDR1/2/3記憶體介面的速度高達1066 Mbps,功能強大的可級聯DSP模組非常適用於高性能射頻、基頻和圖像訊號處理。LatticeECP4 FPGA具有1.25 Gbps的切換速度,還有快速LVDSI / O以及高達10.6Mbits的嵌入式記憶體。邏輯密度從30K LUT到250KLUT,多達512個用戶I/ O。 LatticeECP4 FPGA系列的高性能特性包括:
  }' v4 X; x6 D/ ?7 k. D4 k
/ ?. a: {# D0 s$ N+ I" U. }3 N·         工作速度>500MHz的36X36具有乘法和累加功能的DSP模組。DSPslice還具有創新的級聯特性,用於實現寬ALU及加法樹的功能,而沒有FPGA邏輯的性能瓶頸。 DSP模組提供加速邏輯,相較於上一代DSP架構每個DSP模塊有4倍的頻寬。# V$ N) @; p( w  r: P, O6 n; e5 u
( x) \+ ~9 I. U. L# B& {
·         6 Gbps SERDES符合CEI - 6G抖動規範,每個SERDESquad具有能夠混合和匹配多種協議的功能。包括PCI Express 2.1、 CPRI、OBSAI、XAUI、串列RapidIO2.0、SGMII/千兆乙太網路和萬兆乙太網路。* U3 h5 ]$ h8 Z, M
: {- S3 P0 H& ]$ Q
·         專門設計的SERDES / PCS模組能夠實現低延遲變化CPRI連結的設計,常用於採用無線射頻遠端網路架構連接的無線基地台。1 E% V* `" k1 [4 s$ P

9 L) _$ ^! M2 n+ G. Z·         固化的通訊引擎模組使用固化的金屬陣列,具有多個10GbE和三速MAC模組,以及PCI Express2.1和SRIO2.1模組。相較於傳統以FPGA為基礎的模組,這些模組的面積和功耗效率高出10倍以上。
* \; g# c2 }! L/ c- t! v" m  g3 d6 E2 k& I5 |* E: p! L8 t6 V
·         符合SMPTE串列數位介面標準,具有前所未有的功能,每個SERDES通道獨立支持3G、HD和SD視訊廣播訊號。支援三速率而無需任何過採樣技術,盡可能減少消耗的功耗。. Z- k4 l( ~4 x, z) _# R5 `

% }# w+ Q1 o# a" f# ^+ A+ d·         1.25 Gbps LVDS I / O,擁有時脈資料恢復模組,能夠與高性能ADC/ DAC介面並實現SGMII/GbE鏈路。在通用的I / O上執行CDR功能為設計人員大幅增加串列I / O的數目,當需要大量的SERDES通道時,甚至可以使用更小的FPGA,大幅降低實現串列乙太網路介面邏輯的成本。
$ {( i5 Q3 R' I1 |6 r1 q4 j0 j- d& a* |( D8 \
這些特點使LatticeECP4 FPGA系列非常適合大量的成本和功耗敏感之應用,例如無線基礎設施、有線接入設備、視訊和圖像,以及運算應用。9 z* }  p' m# C5 [3 \

1 B: q7 n7 B8 c7 j供貨
& H( U+ |5 y  {, }' g& m" S' w  [1 {  o5 n2 r0 r
有些客戶已經開始使用Lattice Diamond 1.4 beta設計軟體以LatticeECP4FPGA進行設計。在2012年的上半年可獲得套件樣品,預計2012年下半年開始量產出貨。
回復

使用道具 舉報

6#
發表於 2012-4-11 12:07:36 | 顯示全部樓層
Altera的FPGA OpenCL計畫大幅度縮短了早期試用客戶的開發時間
# l' `# e9 m2 v* N6 ^6 I" e, ngoHDR採用OpenCL開發了採用FPGA架構的高性能解決方案,與傳統的HDL流程相比,大幅度縮短了開發時間; B$ m. F" z: Z% m
9 ?9 c/ v( ^" Z6 T- Q, E3 t
2012年4月11日,台灣——Altera公司(Nasdaq:ALTR)今天宣佈,goHDR做為FPGA OpenCL計畫的早期試用客戶,透過Altera的FPGA OpenCL計畫,大幅度縮短了開發時間,顯著提高了性能。與Altera密切合作,goHDR將其專用的C程式碼導入到OpenCL標準中,以不到一星期的時間便在FPGA中實現了這些程式碼——使用傳統的HDL流程,這一個過程一般需要3到6個月的時間。. d$ f) c2 v8 i

% e2 Y5 M5 `  H, D  YAltera在FPGA技術上的專長與goHDR深厚的寬動態範圍(HDR)知識相結合,兩家公司利用OpenCL做為共通語言,進而使得goHDR能夠快速開發支援HDR的電視解決方案。這一個解決方案在Altera FPGA中實現了goHDR的專用視訊轉碼器演算法,使現有的電視能夠以即時速率顯示HDR視訊內容——達到至少每秒25幀。透過使用OpenCL標準,goHDR完全能夠在C層級的環境中工作,在其FPGA設計中迅速完成多次設計的反覆運算。
回復

使用道具 舉報

7#
發表於 2012-4-11 12:09:20 | 顯示全部樓層
goHDR有限公司的創新總監Alan Chalmers評論表示:「HDR視訊有很高的資料和運算要求,對電視或者機上盒等這類平臺的視訊處理而言是很大的挑戰。FPGA是傳統多核心CPU和GPU非常有吸引力的替代方案,但是,我們並不是經驗豐富的VHDL程式設計人員。Altera的OpenCL解決方案非常適合我們的HDR電視應用,大幅簡化了這一個應用的實現。採用Altera的FPGA OpenCL計畫,我們能夠在不到一個星期的時間內建立我們的系統並運行它,在非常有限的開發時間裡滿足我們專案的性能要求。」/ W$ s' t  n: q. }1 a2 Q. x

; v) f  M. W" f7 j2 qgoHDR為使用者提供了高階資料壓縮演算法來開發HDR技術。goHDR開發的編碼/解碼軟體支援在多個領域應用HDR視訊,包括,電影和電視、電腦遊戲、安全和行動裝置等。5 y- v$ e9 ~, [  E% t3 Q
Altera於2011年11月啟動了FPGA OpenCL計畫。做為這一個計畫的一部分,Altera最先與早期試用客戶、學術科學研究和標準組織合作,定義並開發了FPGA OpenCL解決方案。FPGA OpenCL結合OpenCL平行程式設計語言,發揮FPGA的平行處理性能,與採用多核心CPU和CPU/GPU的系統相比,顯著提高了性能,縮短了開發時間。
! D1 [6 h) e, \  s$ e
( j7 m7 P7 s, [# R( i7 S: JAltera的DSP和IP軟體市場總監Alex Grbic評論表示:「採用我們的FPGA OpenCL計畫,極大的方便了設計人員加速其FPGA設計。FPGA OpenCL大幅度提高了設計人員的效能優勢,這些設計人員以前曾在C環境中對演算法進行模型建立,而現在將其轉換到了HDL中。FPGA OpenCL解決方案進一步推動了FPGA在各類市場上的應用,包括,軍事、醫療、電腦和廣播等。」
回復

使用道具 舉報

8#
發表於 2012-11-14 11:05:24 | 顯示全部樓層

PGA夾層卡簡化了JESD204B相容性資料轉換器與FPGA的連接

(20121113 17:39:13)美國麻塞諸塞州諾伍德--(美國商業資訊)--今天,在2012年德國慕尼黑電子展上,亞德諾半導體公司(ADI)推出了應用JEDEC JESD204B SerDes(串列器/解串器)技術的FPGA夾層卡(FMC),它可讓數位和類比設計人員簡化高速資料轉換器與FPGA的連接。觀看此段90秒影片,瞭解如何使用ADI JESD204B資料轉換器和賽靈思公司(Xilinx Inc)FPGA平台方便快捷地進行原型設計。
: v1 B4 }. b. U0 S: S, Z4 X3 n, z% O* R, o8 t3 _
FMC176是一款14位250-MSPS模/數轉換器FMC,支援JESD204B 1子類確定性延遲,提供優異的連接能力和功能,以在各種以FPGA為基礎的計算密集型應用程式中迅速結合賽靈思公司的Kintex-7和Virtex-7 FPGA平台。此外,它還採用了亞德諾半導體的AD9129 14位元RF模/數轉換器,以支援傳輸量最高達5.6 GSPS的高速通訊應用程式。
) f4 b$ i& |; t& f3 G
- P$ o. F" t3 B賽靈思公司行銷總監Raj Seelam說:「設計多通道醫療設備或多標準多載波基地台就意味著,如今的工程設計要求越來越受到更高速度和解析度的影響。透過與亞德諾半導體公司合作,我們不僅滿足了客戶對於高速訊號處理的需要,而且還能夠支援易於使用且立即即用的板件等級(board-level)開發平台,並支援賽靈思FPGA與亞德諾半導體高速資料轉換器之間的直接連接。」
" ^# J" D4 d  h% ~# ^5 L; R1 d3 I$ Z! P9 ?7 o; X6 F6 ~, y. A
FMC176 JESD204B FPGA夾層卡簡介! n. ?4 @2 N0 s" k1 s

3 q+ o4 J+ ^# S/ y  G- lFMC176具有兩個AD9250雙通道14位元250 MSPS模/數轉換器、與JESD204B相容的串列資料輸出介面,以及兩個AD9129雙16位元5.6 GSPS RF模/數轉換器。
+ m0 [$ J! A0 B. S2 A7 H$ c
, ^- Q% f% `" w! T2 VFMC176的14位元250 MSPS通道可由內部時脈來源或外部提供的採樣時脈界定時脈頻率。其中有一個用於自訂採樣控制的觸發輸入。兩個板載AD9250模/數轉換器均支援1子類(Subclass 1)確定性延遲和SYNCREF訊號,以實現所有四個通道的精確同步。FMC的機械和電氣性能符合FMC標準ANSI/VITA 57.1。FMC具有高引腳數連接器和前面板I/O,並可在傳導冷卻型環境中使用。
7 N6 E/ P+ B& c$ j6 M7 l
: Y( K/ T4 x3 e0 O; [FMC可實現對取樣頻率的靈活控制、類比輸入增益,以及通過串列通訊匯流排實現的超出範圍檢測。FMC配有電源和溫控功能,並提供多種中斷電源模式,以關閉未使用的功能或防止夾層卡過熱。
9 w) U2 l! Q; S, t/ T1 T$ s& @3 x3 o5 m" w- n
價格和上市資訊:' b9 p) t; w; u, o: D+ C9 i2 O  _1 o
產品 供貨情況 價格
. X4 ]% ~) J) `8 e: e( r# F% z- z8 IFMC176 現可供應 2995美元
回復

使用道具 舉報

9#
發表於 2014-6-19 14:45:13 | 顯示全部樓層
Altera可編程邏輯成為軟體定義資料中心的關鍵DNA
3 h' c; }$ J0 n3 p" C6 E5 ?Altera FPGA提供重新配置架構,加速大規模資料中心的搜索功能
, W' W& ~2 x8 C+ {, c% ^& w4 o- T8 f+ g  p9 c/ p
2014年6月19日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其FPGA成為軟體定義資料中心(SSDC)開發的核心組成,Altera與微軟研究院以及Bing合作,加速網路搜索引擎部分的開發。Altera的現場可編程邏輯陣列(FPGA)加速了大量資料在伺服器上的處理過程,幫助解決大資料難題,滿足了巨大的分散式工作負載需求。5 h0 G/ q& K" G2 n. `

& ~' a0 S4 j6 |* d) o微軟在名為「一種加速大規模資料中心服務的重新配置架構」的研究論文中共用了關鍵開發內容,在明尼阿波利斯舉行的第41屆電腦架構國際大會(ISCA)上宣讀此篇論文。這篇論文詳細介紹了如何應用Altera的技術來提高性能。
  ^9 ~+ D  A/ ?* U4 `* _8 n/ i' j8 v$ I6 a8 M
微軟研究院技術部的客戶和雲端應用總監Doug Burger評論表示:「目前大規模資料中心工作負載的性能需求,超出了通用伺服器的能力範圍,因此,我們率先使用了Altera的技術,性能要優於單獨在伺服器上運行軟體的方法。我們設立了性能目標,必須在傳輸量上有很大的改進,同時支援運行更高階的搜索排名模型。與純軟體實現相比,在每一個排名伺服器上,我們的重新配置加速架構的傳輸量提高了90%,而且系統非常穩定。這一個結果令人非常滿意。」
回復

使用道具 舉報

10#
發表於 2014-6-19 14:45:30 | 顯示全部樓層
分散式重新配置架構將是穩步提高伺服器性能的好方法,隨著成本和容量的提高,這一種架構也是實現摩爾定律的關鍵。2 d5 f7 r- m4 ], ^( D, ~; c7 c& ]
- ?# C7 |& d9 \( ^+ i/ Q
基於這些結果,Bing發佈了FPGA加速伺服器,計畫從2015年年初開始,在其一個資料中心處理客戶搜索。, C% F6 N- @4 l1 W1 t
' i3 C) e: y6 V# n+ z& }% B
FPGA支援軟體定義資料中心* r1 W- j. G( e0 d+ y
7 ~( d. ]5 k; }$ O
Altera認為軟體定義資料中心採用可編程邏輯,即FPGA,特別有助於推動現代資料中心的發展。資料中心共用運算、網路和儲存資源,把這些資源緊密整合起來,以滿足要求越來越高的大資料分析和HPC需求。可以把資料中心基礎設施虛擬化,在商用伺服器基礎上提供服務。這類資料中心在業務上更靈活,隨著規模的擴大,也不會過於複雜。軟體定義資料中心對虛擬化運算、網路和儲存資源提供軟體定義的分配和優先順序。Altera在市場上推出了自己的以及合作夥伴的矽晶片技術,以解決這些難題。Altera的軟體定義資料中心技術產品是基於公司的高性能Stratix® V和Arria® 10 FPGA,以及下一代Stratix 10 FPGA和SoC,它們採用了Intel 14 nm三柵極製程技術製造,具有Altera的高性能HyperFlex™架構。
& F1 N% k" }  ^* l7 G* y
4 S$ e. g. m+ p/ R: s( JAltera的FPGA結合了前所未有的重新配置邏輯,以及晶片內記憶體和DSP模組,滿足了要求較高的資料中心環境對高性能和靈活性的要求。
9 N0 h( A0 m. j- ?( l4 a# t5 Y
! m3 I! x8 Y0 L; V, BAltera運算和儲存業務部總監Michael Strickland評論表示:「Altera FPGA幫助微軟滿足了高性能運算的需求,使其資料中心能夠在一定的成本、功率效益和空間限制下保持運行。在運算架構上增加精細粒度FPGA加速功能後,資料中心的能力超過了商用伺服器設計的能力。」
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-3 12:40 PM , Processed in 0.118007 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表