Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9033|回復: 10
打印 上一主題 下一主題

[問題求助] 驅動大的負載問題

[複製鏈接]
1#
發表於 2007-3-3 02:36:53 | 顯示全部樓層
一般情況來說,設計者會收到的spec表
% y: C& p* \8 ~3 h9 Y如果採Full custom的設計方式來說
6 ?4 T( F* a) K就會給定負載的電容與電阻( \5 G  }+ t: i- ~3 B: b1 s
數位電路應該會給輸出準位的 rsie time(tr)與 fall time(tf)
: ~$ j6 l: }. e( }" J3 O這三個東西就是在這個簡例之下所需要的驅動能力...
, y- J$ Q- Z$ B& Y, Y% K如果對電路學還有印象的話 一個電阻並聯電容 在並個電壓源
! U- R: Q, P1 C+ D就可以model出一個exp提升或者衰減的電壓變化' g% c+ w( X) _
而設計者此時就是必須想盡辦法讓tr與tf符合spec的要求
& b& v9 r; W* k- v最常見的做法通常就是增加電晶體的長寬比! t0 c, m# E- j2 N7 d
但是情況當然不會這麼簡單.....7 D+ R# I& J* O8 d
而且類比電路也不全然是這種考慮的觀點....

評分

參與人數 1Chipcoin +3 收起 理由
jiming + 3 資深帶老手 老手帶新手

查看全部評分

回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 09:36 PM , Processed in 0.098513 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表