Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4368|回復: 2
打印 上一主題 下一主題

示波器測量波形的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2006-11-17 20:30:44 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
3Chipcoin
我測量資料信號時的波形如圖所示:
1 {; i3 \" C( h8 D# {) R7 ^, e/ B) r! `5 H0 ^: Q- v& {; T
. ^2 s3 w) k: E0 r
展開後的一部分信號為:
9 R8 {- B! j$ \' i2 M: Q; B! C! i+ ?3 y- w$ s/ c
6 [1 a+ Q9 F1 w$ w9 d( B' I0 v
紅色記號處的小脈衝信號,算干擾信號嗎?還是其他什麼原因造成的信號?9 h: m9 Q- e6 n' _/ f  I7 |- Y7 \

# L: g) `& e. N6 w' A4 h問過朋友,朋友說:  n6 U3 p$ G# ?9 T- `8 [. w
小脈衝信號每次測量時都有,調換測量探頭後仍然有,上述資料信號都是由CPLD解碼器產生的。
/ b9 X4 A  @! d5 V9 Q既然小脈衝信號每次測量都有 且出現的相對時刻都是一致的,這說明該“小脈衝”是真實存在的,不是因為電路板佈局引起的信號毛刺' p5 ?: M8 O& T* I' Y
另外把觸發方式設置一下 看這些脈衝還是否存在。因為改變觸發模式和資料獲取模式可以確定我們眼睛看到的 是否是示波器真實的再現。
3 h( ]  m+ m5 Y$ k如果還是存在的話,那就是CPLD輸出的毛刺了 我以前在作時序仿真的時候 在仿真出的波形上也有類似的毛刺
! f' `( S% n! E  A3 G. G" y+ G6 G6 o& I$ A
但是,  x3 {, k& n; v
那有沒有辦法消除這種毛刺呢?還有就是產生這種毛刺的原因?我想知道是由於CPLD什麼原因造成的?
0 o" m' _8 ^, o: z我用邏輯分析儀測試時就沒有這種現象

最佳答案

查看完整內容

我滿贊同ssejack1的說法, 基本上這樣的glitch如果量測儀器的頻寬或是取樣率如果不足的話應該是很難表現出來的. 如果不相信邏輯分析儀的話, 那就改用示波器測量看看吧. 由您所附的圖片來判斷, 使用100MHz的示波器來進行驗證應該綽綽有餘了
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2006-11-17 20:30:45 | 只看該作者
我滿贊同ssejack1的說法, 基本上這樣的glitch如果量測儀器的頻寬或是取樣率如果不足的話應該是很難表現出來的. 如果不相信邏輯分析儀的話, 那就改用示波器測量看看吧. 由您所附的圖片來判斷, 使用100MHz的示波器來進行驗證應該綽綽有餘了
回復

使用道具 舉報

3#
發表於 2006-11-28 13:10:30 | 只看該作者
Glitch, 通常為非同步組合邏輯中的信號傳遞延遲或轉態時造成,如堅持以非同步組合邏輯來合成幾乎是無法完全消除,要避免則須改為同步方式的序向邏輯,在信號穩定時以時脈信號做 latch or clocking 將可免除此困擾!+ D; S+ n- g8 p3 @! d! a/ k

8 A9 v7 _) h8 R" D- g1 \"我用邏輯分析儀測試時就沒有這種現象" 這須探究您的邏輯分析儀取樣率和頻寬是否足夠,否則短時間之 glitch 不是反應不出來!就是被衰減看不見了!

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 以資鼓勵,再接再厲!

查看全部評分

回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-15 06:57 PM , Processed in 0.106513 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表