|
- 活動類型:
- 案例分享
- 開始時間:
-
2007-6-25 09:00 AM 至 2007-6-27 04:30 PM 商定
- 活動地點:
- 台灣金融研訓院 502會議室
- 性別:
-
不限
- 每人花銷:
- 16000 元
- 已報名人數:
-
0 人
- 剩餘名額:
-
25 人
- 報名截止:
- 2007-6-24 11:59 PM
-
班別代碼:96U01 上課日期:2007/6/25 到 2007/6/27 上課時間:09:30-16:30 報到時間:AM 09:00
6 I0 T: A% O) {$ X8 G. ~7 b上課總時數:18小時 招生名額:25名 地區:北 區
6 `4 @) e# s! X3 K, J, p/ R' B$ X5 n8 L | | 主辦單位: | 工業技術研究院 | 協辦單位: | 中華民國微波學會
6 q8 N- i' v- @7 x3 B8 ]5 ^ | 上課地點: | 台灣金融研訓院 502會議室 | 詳細地址: | 台北市中正區羅斯福路三段62號5樓 [周邊地圖]
$ r$ d2 Y1 q) K. R. P2 p* s | 課程費用: | 每人NT16,000元 (含稅、講義、茶點、午餐) | 優惠方案: | 悠適菁英會員95折,悠適桂冠會員85折,悠適金星會員8折;加入會員請參考HTTP://WWW.RDIC.NET
2 g- v% e# t) o中華民國微波學會會員可享9折優惠
: a G, X* t8 C2 ^* ?+ J% _" [ | 課程重點: | 1.資料轉換器(Data Converter)之原理開始介紹
2 n2 ?/ z) w! c0 Q2.各種ADC之架構介紹
/ Q8 e. z" W) A, T/ C p5 l3.低電壓、低功率相關之電路設計技術
0 _# r- D4 k' T7 w6 K9 `* z4.以實際設計例子介紹ADC積體電路實現方法,包含電路模擬與測試 | 課程效益: | 1.完備ADC系統設計概念
* u( P$ X) C/ J2.熟習ADC積體電路設計技術 | 課程大綱: | ◆96年6月25日(一)
, }+ e. @6 Y0 u! d) J7 Y4 C* I# Y& w" ^9 S4 C8 i
09:30-12:30 Data Converter Fundamental7 ?& I, T5 J0 t. }4 T: O
▪Ideal A/D converter
9 i- s4 X( V7 e8 p s ▪Quantization noise
, U5 d" C, P9 C5 \* p ▪Signed Codes
7 y4 z/ C( u) g& Q4 q+ U2 N0 Z ▪ Performance limitations
& R( m' x5 m0 }: \1 l
/ u$ m8 J2 d4 l/ V6 P 12:30-13:30 Lunch
1 R) c! c3 h0 a7 X' p9 l, Y) t
! ]6 L. }) e6 q1 \5 z( S M1 S0 F 13:30-16:30 Analog-to-Digital Converter (ADC) Architecture
2 {3 }9 }$ n6 x8 P ▪Integrating converters
# \8 K0 V! a9 O, c) s& [0 o$ } ▪Successive-approximation converters
; h. \% f/ r# e1 T" i6 q ▪Algorithmic (or Cyclic) A/D converters% c' A, G1 ~* [/ {( r# |1 G
▪Flash (or parallel) converters6 R7 Z. \6 A" N+ P" ], {: k
▪Two-step A/D converters
$ J1 j/ Z( J( X- Z) w- Q ▪Interpolating A/D converters
) L* Q- x. ^( |5 z0 a, i ▪Folding A/D converters3 E; O$ `& i$ b6 O
▪ Pipelined A/D converters
' f, o( I) X# `: p ▪Time-interleaved A/D converters - t; E5 U/ _' y3 E8 \
, b7 f6 B$ A: @+ k) ?3 H1 y◆96年6月26日(二)" Z3 b" ]+ O' J* P8 g/ B& o- v q
% V% N+ a/ d! S# r9 I 09:30-12:30 Sigma-Delta ADC Architecture
3 |. w4 a& Q5 u( ~- R9 ] ▪Oversampling without noise shaping
8 g: [. U6 m% e* q6 ` ▪Oversampling with noise shaping g* X+ O1 {2 h6 W( x( G4 P! Y
▪System architectures
6 z% O& @( s; w3 @# k0 D: a; `$ S/ b ▪Digital decimation filters# S4 H1 @3 e3 N6 E' A
▪Higher-order modulators2 e/ l+ y6 r8 ~9 P
▪Bandpass oversampling converters ?9 ]# V3 X9 Z1 [9 V/ w' h
0 Y; h2 ^ X/ G2 W9 X; M( U 12:30-13:30 Lunch
1 F; ]) r4 o: v7 F8 y! p& Q! }: V3 a5 x `7 ^7 D, ?! W
13:30-16:30 Low-Voltage/Low-Power Circuit Design Technique1 r' P! X: p% f9 O c% b4 z' P
▪Switched Opamp
) c3 t; _* v* K& g ?$ J- \ ▪Sub-threshold Opamp
+ E3 ]* f7 b9 C/ F6 T ▪Other low-voltage low-power technique : t' c. ^7 ^$ E" e( O
9 M% f' A# |4 ?$ B" @9 |: d- o8 p
◆96年6月27日(三)- H+ ^% E: `! V- ~# M5 c- ?5 M
0 J& |1 ~$ o9 R7 E
09:30-12:30 Design Example I: SAR ADC and Pipeline ADC
) h& w i! \+ \! n: T0 Y1 W6 k/ s, E) x. l/ y8 r* x" Y% P+ J$ X
12:30-13:30 Lunch4 K% l- J% S) E2 f$ l0 F- V2 u
& r) R* G1 S( ?: L, w* W7 b
13:30-16:30 Design Example II: Flash ADC and Sigma-Delta ADC | 講師介紹: | ◆李順裕 教授
" r% N' b; b% O" X
6 X7 a) r2 o0 U) H, G+ F" `/ {現任:
x8 v* E2 F/ P3 n•國立中正大學 電機工程學系 副教授1 F+ \$ G: N; m2 f7 M0 ]: V7 }
•IEEE Circuits and Systems Society Member" o' A4 b: s1 E+ s4 X1 L
•IEEE Solid-State Circuits Society Member
- o) q) W5 V2 L0 k4 Z/ \•IEEE Engineering in Medicine and Biology Society
7 D9 b' L8 S& f% F3 \& C( k; N3 G7 ^: G8 c
學歷:國立成功大學電機工程博士$ w4 f7 h4 Z8 S8 t K7 k! [
* N1 n0 H* w3 ?% ~3 E% { 經歷:' B, I b* B, k
•國立中正大學 電機工程學系 助理教授! @/ N3 \# m% Y7 W9 D
•南台科技大學 電子工程系 助理教授: }) A- u3 H/ o8 Z# X
•南台科技大學 積體電路設計中心 主任( J5 z- ?$ h' i% p! S% H: u* C" C
•工業技術研究院 電腦與通訊研究所 工程師
& z/ E5 q, o* R9 o* n$ L •華邦電子 消費性產品開發部 工程師" v! D; _7 G8 J. C' n4 f
•羅技電子 製造工程部 工程師4 _; a! Y+ {4 g
•美台電訊 製造工程部 工程師
2 Y$ O3 I/ Z6 H4 @9 m1 v
+ ~# ^' ^$ |3 d6 ` 專業領域:
$ }7 s8 ~* F* X: f •Analog Integrated Circuits: c: N7 S' Q# D$ T3 W) q2 M
•RF transceiver (UWB, WLAN, Zigbee)
+ t+ @0 x1 d' ]; H8 K •RFIC circuits
e8 ?% l3 P+ |9 z7 j •Mixed-signal circuit and system" ^9 e }0 P! h, M
•Biomedical circuits and systems, {0 D; h. Q5 G" v4 O2 l( P8 a
•MEMS front-end circuits | 招生對象: | 大專以上電子電機相關科系畢業,曾學過電子學或類比積體電路設計課程者,建議以具備一年以上IC設計實務經驗之IC設計、通訊、視訊領域之IC設計、電路設計工程師尤佳,或對本課程有興趣者。 | 繳費方式: | ※即期支票:
0 ^* v( x" p5 z. }6 M/ ]& | ▪抬頭:工業技術研究院 8 [* }$ h, @# C0 v$ M
▪票據:禁止背書轉讓之劃線即期支票# g! ^5 g* B9 ]! Z% G6 s
▪請將支票掛號寄至11503台北市南港區園區街3-2號10樓之1 工研院資通所錢小姐收
' S2 v9 o0 D/ i4 ^3 r, W5 q※銀行電匯、ATM轉帳:
% o3 `+ r% P+ |+ O% n0 L4 h ▪收款銀行:土地銀行工研院分行 7 M" T) g) B9 u7 \. o. X/ S
▪收款帳號:156-005-000025 (土銀代碼:005) \# B- R) O$ K9 x/ @. z1 c8 r
▪收款戶名:工業技術研究院1 b K/ c y5 o- ?0 z+ [8 O
▪匯款時,請務必於備註欄中加註「資通所」及「參加課程代號」
# T1 |" d6 H7 ]' ` ▪匯款後,請將收執聯連同報名表傳真至(02)2655-7372錢小姐收( P) w) d8 h* E: w7 N, r. X
▪ATM轉帳繳款,請於繳款後將收執聯連同帳號末六碼傳真至(02)2655-7372錢小姐收2 p+ B% f8 z9 |5 u Q# d
※郵政劃撥:
+ s, [! k; j4 n2 @5 Q& U ▪帳戶:財團法人工業技術研究院─資通所
3 H, E, x; ^) c+ M ` ▪帳號:19614649
5 E. i) r$ a% W※現場繳費:開課當日以現金或以即期支票方式繳費
) `' c4 ]* b3 x3 W5 Y7 M' I. H, X0 ?% S; I0 o- I
| 退費需知: | 若報名者不克參加,可指派其他人選參加,並於開課前一日中午前通知執行單位。
" m3 s4 \; j$ `- U8 P$ V* w如需取消報名,請於開課前三日以書面傳真至執行單位並電話確認申請退費事宜。逾期將郵寄講義,恕不退費。
, D3 U3 P8 n: S- ^. I執行單位連絡電話02-26557600-123錢小姐
( }* l2 @) s# e, R0 } | 報名方式: | 網路報名(24小時開放):http://www.rdic.net 通訊人才發展中心8 n3 m5 Z# j+ l2 Z3 Y
傳真報名(24小時開放):FAX:(02)2655-7372! t Y% B1 m. p2 D' r
電話報名(週一至週五9:00~18:00):(02)2655-7600 ext 123 (錢小姐) | 報名聯絡人: | 錢小姐 | 變更: | 若因不可預期之突發因素,主辦單位保留本課程更改之權利 |
|
|