Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4160|回復: 1
打印 上一主題 下一主題

低功耗類比數位轉換器(ADC)設計實務[台北市]

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-4-27 10:56:40 | 顯示全部樓層 回帖獎勵 |倒序瀏覽 |閱讀模式
活動類型:
案例分享
開始時間:
2007-6-25 09:00 AM 至 2007-6-27 04:30 PM 商定
活動地點:
台灣金融研訓院 502會議室
性別:
不限
每人花銷:
16000 元
已報名人數:
0
剩餘名額:
25 人
報名截止:
2007-6-24 11:59 PM
班別代碼:96U01   上課日期:2007/6/25 到 2007/6/27 上課時間:09:30-16:30 報到時間:AM 09:00
! S7 }; \- }$ d! X% U; g7 \8 p上課總時數:18小時  招生名額:25名  地區:北 區
' ?9 h+ S1 L3 H& h- A# b8 N
  
主辦單位: 工業技術研究院
協辦單位:中華民國微波學會: Q1 I9 r9 U& v5 K
上課地點:台灣金融研訓院 502會議室
詳細地址:台北市中正區羅斯福路三段62號5樓   [周邊地圖]% k  A; ~& E" d( B( E; I
課程費用:每人NT16,000元 (含稅、講義、茶點、午餐)
優惠方案:悠適菁英會員95折,悠適桂冠會員85折,悠適金星會員8折;加入會員請參考HTTP://WWW.RDIC.NET$ b+ j( Y, i, w7 v+ [3 _- v
中華民國微波學會會員可享9折優惠9 T( [7 g6 r, \5 a$ a/ q- G
課程重點:1.資料轉換器(Data Converter)之原理開始介紹
6 J/ k$ L- f' J  ^( `2.各種ADC之架構介紹
$ h$ S/ l5 z5 Y- C3.低電壓、低功率相關之電路設計技術/ Y* A1 {- h: H- D+ L  l# v
4.以實際設計例子介紹ADC積體電路實現方法,包含電路模擬與測試
課程效益:1.完備ADC系統設計概念; Q. S8 z& S3 s" t# A1 C4 Z
2.熟習ADC積體電路設計技術
課程大綱:◆96年6月25日(一)% e8 L/ n6 b& H1 ?, w- ^
' h/ D; S! T9 {9 n$ e: c
 09:30-12:30 Data Converter Fundamental
& }, g/ X. \: Y        ▪Ideal A/D converter% u6 D. F% y) r# D& W- ^- w
        ▪Quantization noise
$ r' W9 G5 k- n0 d$ f" y        ▪Signed Codes
0 b. w5 }/ ]9 M" [        ▪ Performance limitations9 H" v* r+ s. v( }; c, ^% j! ?! g
$ y' m% [0 `) H. o
 12:30-13:30 Lunch
( N) G* E5 W4 q" F$ \& y" S4 Z
, X3 w/ c" ]/ r- L/ @$ z1 E6 y 13:30-16:30 Analog-to-Digital Converter (ADC) Architecture
& m7 z, E" B- W        ▪Integrating converters) a+ W8 v- y  @  ]/ U: x
        ▪Successive-approximation converters( x0 N2 \7 h, w$ W8 V
        ▪Algorithmic (or Cyclic) A/D converters. D7 R  E% S1 W/ ^& q
        ▪Flash (or parallel) converters
$ u& H6 ~3 t" h/ j        ▪Two-step A/D converters
$ i7 u/ c+ r* T' w$ y) T( X% v- r$ Q& c        ▪Interpolating A/D converters
) ]6 f2 f7 ]' X/ _' u        ▪Folding A/D converters5 G' n+ |. e- Z& |; t: ]! r% ?
        ▪ Pipelined A/D converters
' q! A5 V' i/ t5 \( Y7 O        ▪Time-interleaved A/D converters
3 j( B/ ^& |. {( L+ w' v+ {3 r; Y! v! q) x) G* q5 n1 i, _
◆96年6月26日(二)1 n1 T# ]! Q4 ]  t4 p

: l" e( y3 U; ~/ X: L' N 09:30-12:30 Sigma-Delta ADC Architecture  Y6 A  m' H' s( E
        ▪Oversampling without noise shaping6 V. x- J1 K1 O6 @3 M2 ?
        ▪Oversampling with noise shaping
( }' ]' K! s  V2 R        ▪System architectures
8 ~+ L8 I3 t& t. \+ R+ p9 g        ▪Digital decimation filters
. z1 [0 B5 P% \9 p0 S        ▪Higher-order modulators5 h$ t8 F0 |) d/ p9 x& q+ q3 }
        ▪Bandpass oversampling converters
& p7 y) l2 a6 v6 n( E! E+ q2 z# @2 k) S+ x
 12:30-13:30 Lunch
8 ?- _; t8 t, |0 Y' z- [8 @
  i1 ~( [( c% b" k& B( } 13:30-16:30 Low-Voltage/Low-Power Circuit Design Technique3 B4 G8 J# K: \5 u  f
        ▪Switched Opamp+ `' }# r  k0 [& K+ ^
        ▪Sub-threshold Opamp 0 m9 K1 y" T  ^% O. B6 a7 R. I
        ▪Other low-voltage low-power technique * @3 @5 E- i) `) J! ^( z
; q2 C* N5 q: P( [/ h5 o! [: T; O( g
◆96年6月27日(三)3 C8 s2 M$ H, [, S) E

* j# M; ]/ F- G( c. x- f0 @" F% j/ n 09:30-12:30 Design Example I: SAR ADC and Pipeline ADC
$ m) G( e7 m# }
7 ]# M7 @+ P" j; C2 V 12:30-13:30 Lunch( C8 Y/ T1 v( z9 W7 Q8 J

3 N' A$ ?& V1 @5 S( T 13:30-16:30 Design Example II: Flash ADC and Sigma-Delta ADC
講師介紹:◆李順裕 教授
8 ]8 f7 a* V6 g3 l8 x0 Y2 f  ^- l
現任:& w+ m1 b  o( b- H5 U
•國立中正大學 電機工程學系 副教授
7 A0 Y: m; y* l# L2 O•IEEE Circuits and Systems Society Member% _5 D/ G+ V, I) d. ^) P
•IEEE Solid-State Circuits Society Member  R! k1 R: K* @8 s/ m" ]
•IEEE Engineering in Medicine and Biology Society) G, e% T% g) O) h

6 [1 U6 g  R3 Q) a        學歷:國立成功大學電機工程博士4 e3 B8 N. M+ Z" S

/ J/ t0 s8 V: ^; `# C( h        經歷:# e8 q" J+ g* x2 a
        •國立中正大學 電機工程學系 助理教授$ U' j% P4 E2 g8 P2 Q$ u
        •南台科技大學 電子工程系 助理教授
8 x4 x, c7 n1 G        •南台科技大學 積體電路設計中心 主任
' Z6 Y) Y3 `/ O5 t. P' }        •工業技術研究院 電腦與通訊研究所 工程師# L: L( I5 s8 z) s0 G3 G) [
        •華邦電子 消費性產品開發部 工程師& |; ]' c* l4 u
        •羅技電子 製造工程部 工程師- f; Z0 r+ K' ^& d
        •美台電訊 製造工程部 工程師/ ^5 C- ~( F) p2 e, b* h0 }

+ {& @8 {$ D* `) c# S# W, j        專業領域:. l- }: u3 U) [3 x' ^1 G3 A7 x
        •Analog Integrated Circuits
' _5 C& n/ s) L+ I6 Z. R: V; ]        •RF transceiver (UWB, WLAN, Zigbee)( K0 o7 D/ N& c4 K. O; z
        •RFIC circuits4 ^  p- a8 [6 l) r9 O9 _0 Y& Q2 M6 F! P, X
        •Mixed-signal circuit and system
; x1 b9 ~5 o; D3 K/ A$ n- w9 ^        •Biomedical circuits and systems* h7 g' u: L$ R/ K. U
        •MEMS front-end circuits
招生對象:大專以上電子電機相關科系畢業,曾學過電子學或類比積體電路設計課程者,建議以具備一年以上IC設計實務經驗之IC設計、通訊、視訊領域之IC設計、電路設計工程師尤佳,或對本課程有興趣者。
繳費方式:※即期支票:
7 b$ C) X2 K2 W, t: z ▪抬頭:工業技術研究院
6 k: K5 n) }; B* y ▪票據:禁止背書轉讓之劃線即期支票" d# P* {9 R; k3 X6 B2 M( b5 q
 ▪請將支票掛號寄至11503台北市南港區園區街3-2號10樓之1 工研院資通所錢小姐收3 S! `* v) J/ u! Z
※銀行電匯、ATM轉帳:
5 `+ e& H9 B( \4 b ▪收款銀行:土地銀行工研院分行 " K/ k! H2 r8 D3 z! Y
 ▪收款帳號:156-005-000025 (土銀代碼:005)
7 z5 l5 G" b: a# P3 l6 c ▪收款戶名:工業技術研究院
& P. s0 A/ @+ d* E ▪匯款時,請務必於備註欄中加註「資通所」及「參加課程代號」
1 C" V$ _5 s, W2 j ▪匯款後,請將收執聯連同報名表傳真至(02)2655-7372錢小姐收
2 h6 E# N3 k2 E% C6 L# k6 G ▪ATM轉帳繳款,請於繳款後將收執聯連同帳號末六碼傳真至(02)2655-7372錢小姐收+ L; @! {1 Q( `
※郵政劃撥:
8 X; a- `: }1 ? ▪帳戶:財團法人工業技術研究院─資通所  ; B8 W- \. v' }) ]# D  B/ C
 ▪帳號:196146499 D6 E  r( B. j, `1 D
※現場繳費:開課當日以現金或以即期支票方式繳費$ R1 {( @$ h" o- J7 S

% h7 S4 k# [: N3 ]: j. f+ c7 {
退費需知:若報名者不克參加,可指派其他人選參加,並於開課前一日中午前通知執行單位。
; k( k- J0 ~4 E' P4 m如需取消報名,請於開課前三日以書面傳真至執行單位並電話確認申請退費事宜。逾期將郵寄講義,恕不退費。
- K! Q8 b! l6 x. i$ x9 d) I執行單位連絡電話02-26557600-123錢小姐& Z9 ^/ d) J4 }5 F: n4 a  X$ x0 {
報名方式:網路報名(24小時開放):http://www.rdic.net 通訊人才發展中心
; V- {$ F2 |7 g" Z傳真報名(24小時開放):FAX:(02)2655-7372
; ^" H* l+ T, N) H( O/ D電話報名(週一至週五9:00~18:00):(02)2655-7600 ext 123 (錢小姐)
報名聯絡人:錢小姐
變更:若因不可預期之突發因素,主辦單位保留本課程更改之權利
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-3 12:53 PM , Processed in 0.106006 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表