|
發表於 2011-2-18 11:52:45
|
顯示全部樓層
新思科技之VCS解決方案可支援 OVM 與 UVM 規格使用Cadence Incisive 及 Mentor Graphics Questa 之用戶可順利移轉至更迅速的驗證方式
6 ^1 G' c7 X, z1 i' X
2 M0 D% j1 o* h3 E( d# X0 V(2011年2月18日,台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)近日宣布其驗證 FastForward計畫,此計畫可協助 Cadence® Incisive® 及 Mentor Graphics® Questa® 使用者移轉至 VCS® 功能性驗證解決方案,並受益於VCS®優異的技術,包括:創新的高效能引擎與可同時支援VMM、OVM 和 UVM™等三種不同方法規格(methodologies)的 SystemVerilog 技術,以及強大的約束條件解算器(Constraints Solver)、全新的覆蓋率收斂 (Coverage Closure) 技術、低功耗功能、及驗證IP產品組合。使用者可藉由結合驗證 FastForward 計畫及 VCS 最新技術,達成高達2倍速的驗證收斂(Verification Closure)。) n! J: l! _7 c! R( y3 R5 d
6 s% j" g4 s, I
「設計的複雜性因網路安全性之要求而與日俱增,所以需要有高效能、有效率及具擴充性的驗證解決方案,而這種需求在面對越來越沉重的上市壓力時更是特別明顯。」Palo Alto Networks資訊硬體工程處長Barun Kar表示:「我們從原來使用工具移轉至 VCS 的原因,在於VCS具有超越其他解決方案的強大效能優勢,且經過設計實證,能在我們從事高階 FPGA 與 ASIC 為的大型設計時,完全符合我們的需求。」
6 s4 a( d4 Q9 y' F) w3 m3 D* o0 j Z: u) U
「我們於2009年將原本的驗證環境移轉至VCS解決方案。」Acme Packet的首席驗證工程師Rich Schofield表示:「我們的硬體平台 Net-Net 產品組合是採用客製化的高速通信 IC,因此需要配備健全SystemVerilog支援的高效能驗證環境,經評估數間廠商的產品後,我們選擇了 Synopsys的VCS解決方案。」 0 H6 N7 Q5 e; L9 \
. t+ g; J/ {, F1 {
Synopsys的驗證 FastForward 計畫
, S- R% V$ j+ g, w* z# z0 A* `6 d$ Z/ A7 @& X. _1 o* R
Synopsys的驗證 FastForward 計畫包括技術服務、訓練及專業驗證支援。透過這項計晝,使用者可獲得的服務包括: 協助從 OVM 移轉成 UVM 測試台(testbench migration)、移轉指令碼(migration of scripts)、驗證 IP 與迴歸環境(regression environment),以及有效部署 VCS 與 UVM 方法的訓練。 |
|