Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: jiming

[市場探討] 瑞昱採用新思科技Design Compiler解決方案

  [複製鏈接]
發表於 2010-10-6 14:39:01 | 顯示全部樓層
Altera公司軟體技術行銷暨EDA關係部門資深經理Phil Simpson表示:「Synplify合成工具中的團隊設計功能補強了我們Quartus II軟體的增量編譯(incremental compilation)技術,並大幅降低設計重複時間(iteration time)。客戶利用這些解決方案和我們的Arria、Cyclone 或 Stratix FPGA等產品進行設計,可達成快速的設計週轉時間,並能改善成果品質及提高生產力。」
) X  Y9 {+ a  b8 R: C# u- {% f( g0 P* y& G
新版的 Synplify Pro及Synplify Premier解決方案可提供低功耗FPGA之SiliconBlue iCE65系列的合成(synthesis)支援,而具備現行所有廠商組態(active all-vendor configurations)的用戶將免費獲得這些FPGA的支援。 4 A% R- c) n; T# I' N
! i7 {! I* a' `. B; |5 _
SiliconBlue科技公司執行長Kapil Shankar表示:「我們mobileFPGA裝置的採用率非常高,特別是考慮到許多的客戶都從未使用過FPGA。而新思科技Synplify FPGA合成解決方案讓用戶以低面積利用(area utilization),快速而輕易地達成非常高的成果品質,讓這些客戶的行動手持裝置能夠盡快上市,而將進一步加速mobileFPGA的採用。」 + s+ v+ t9 E1 a/ F5 d
/ D5 W1 E+ V; h( U" B- _
高達4倍速的合成執行時間速度提升, b0 z1 o) T- |! y' f5 G0 q

5 ?$ R; \; g8 \+ R, j2 ^: P  A在使用單一處理器狀況下,Synplify Premier的FAST邏輯合成模式,較傳統邏輯合成提供高達4倍的速度增進。新的編譯點(compile- point)技術利用多處理器核心的電腦資源,可設計上的不同區塊同時進行自動化平行時序驅動(timing-driven)合成之執行,以達到速度的增進。
發表於 2010-10-6 14:39:09 | 顯示全部樓層
具最新全球佈局器(Global Placer)的實體合成以提升成果品質; ?3 r  ?: }& y9 l
- C9 n) k  k9 z% i4 {
Synplify Premier中最新的實體合成(physical synthesis)流程,是利用新思科技的全球佈局器(placer)技術以提升既有佈局和繞線(place and route)設計的效能。對邏輯合成用戶而言,由於實體約束(physical constraint)會自動由先前的佈局和繞線執行來決定,這樣可以使得流程易於使用,不需要再執行一些複雜的實體約束計畫。
5 X2 w$ `( |; `  W
/ c1 q+ }" C! u; N( V* I& O% s
- G) }$ i2 }5 m' f2 v1 i團隊設計介面及由下而上的流程允許平行開發
- y* A) _! k( Y7 V
/ P9 g+ Y3 d8 X6 z  `2 D" ^Synplify Premier及Synplify Pro工具兩者皆包含階層式專案管理及同步開發的新團隊設計功能。設計區塊或是先前經驗證過的設計IP可在內部被創造或分享,並不需要重複進行平面規劃(floorplanning),而這將使得該流程易於使用。設計團隊可階層式地管理及檢視其設計實作結果和每個區塊的合成設定。設計團隊成員可進行區塊截圖並將設計檔案轉給主管作為整體設計整合之用。設計區塊可以在RTL或EDIF階段被整合,而這將節省時間、確保效能及可預期之結果。5 `4 m+ J( @' A# u9 }8 i, T* o
5 e" o8 i; f* {9 N* \

8 z8 A3 L( v" r. n2 o( x( k; Y' x/ ~- g" m& r& [2 F
提供以FPGA為基礎的原型建造全面性的DesignWare Library支援
4 k) ?# D; Q4 {! I4 ]# A6 }: a: w, ?0 S7 Z* r2 g0 C* q& @1 w
Synplify Premier支援DesignWare Library全系列資料路徑並協助區塊元件的建立。Synplify Premier用戶能可以進行任何DesignWare Library元件的ASIC RTL的合成,以建立以FPGA為基礎的ASIC設計原型建造並達成效能最佳化成果。ASIC及FPGA元件支援已達成同步化,以協助確保在原型建造中所使用的DesignWare Library元件也同樣使用於ASIC中。
發表於 2010-11-8 16:18:40 | 顯示全部樓層
奇景光電選擇新思科技為首要策略夥伴(Primary EDA Partner)
" e1 i+ r5 r% Q. U奇景光電採用新思科技之實作、驗證及IP等解決方案 以縮短總設計時程                                                                              - y% Y" c5 F4 I9 S8 l& v) O* \
) Z, H; I) m, a; Z# R0 Q1 a
(2010年11月8日,台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)近日宣佈,已與先進半導體面板大廠奇景光電(Himax Technologies, Inc)簽定更緊密的合作協議,並選擇新思科技為奇景光電之EDA首要策略夥伴(Primary EDA Partner),而根據這項合作協議,奇景將採用新思之Galaxy™實作平台及Discovery™驗證平台,作為其影音SoC產品的設計解決方案,並擴大對新思科技DesignWare® IP的使用。
  d6 f& ^# ~) ^( c6 E. P6 j: d( r' r, G
奇景光電執行長吳炳昌表示:「奇景光電專注於開發影像處理(imaging processing technology)相關技術的半導體解決方案,除了手機、螢幕、電視等等的面板驅動IC(flat panel displays drivers),近期更積極拓展2D轉3D晶片、LCOS微型投影等創新產品,皆在市場上取得先機,成長可期。我們產品的交付時程十分緊迫,而我們選擇採用新思技術解決方案,來執行最先進的SoC設計開發。」
發表於 2010-11-8 16:18:58 | 顯示全部樓層
根據雙方所簽訂的協議,奇景光電將擴大對新思科技實作工具套件(implementation tool suite)的使用,其中包括DC Ultra™ RTL合成(synthesis)、Power Compiler™功效最佳化及多重電壓(multi-voltage)功效管理、TetraMAX® ATPG掃描測試(scan test)、PrimeTime®靜態時序(static timing)分析、IC Compiler實體實作(physical implementation),以及包含VCS®功能驗證(functional verification)、HSPICE®電路模擬及CustomSim™ FastSPICE模擬等類比/混合訊號驗證解決方案。此外,奇景光電也正在佈署Lynx Design System,以達成更具效率的設計流程並提升專案團隊的生產力。 7 X: ]& w1 K; D: g$ k* L+ g
2 P6 |! C* F" D9 [
新思科技總裁暨營運長陳志寬表示:「奇景光電乃晶片與系統級(system level)解決方案的領導廠商,他們須藉由具彈性(flexibility)及可預測性(predictability)的設計流程來縮短整體的設計時程。為了因應日益複雜的設計,奇景光電擴大對新思科技工具、IP及服務的採用。而雙方的擴大合作則將協助奇景光電持續強化其設計方法論(design methodologies)及流程(flows),同時有助於創新且具高差異化產品(high-differential products)的積極開發。」
發表於 2010-11-16 12:22:57 | 顯示全部樓層
新思科技獲台積電頒發「年度IP介面最佳合作夥伴獎」為台積電製程提供高品質及矽晶驗證之IP解決方案 ! g& c8 I$ ~8 }% r; K; n* k

. p, f5 Q4 t4 f' R- F1 [* T" H(2010年11月16日,台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)近日宣佈,獲台灣積體電路製造股份有限公司(TSMC)頒發第一屆「年度IP介面最佳合作夥伴獎 (Interface IP Partner of the Year Award)」,該獎項乃用以表彰新思科技在台積電IP聯盟計劃中的不凡表現,其審核標準係根據客戶回饋、符合台積電TSMC-9000的規範、卓越技術支援,及客戶IP使用經驗等。新思科技DesignWare®介面IP解決方案的組成元件包含廣泛運用於業界的各項通訊協定,如USB、DDR、PCI Express®、HDMI、MIPI、SATA及乙太網路等。 7 Y: X( ]4 Q3 g
) ^" C7 @  q( o8 }: U7 m8 D9 s1 I
台積電設計建構行銷處(Design Infrastructure Marketing)處長Suk Lee表示:「新思科技獲獎的原因,在於其能為不同的台積電製程節點(process node)提供高品質介面IP產品,而我們期待能繼續與新思科技一同合作。」
5 o% H4 q0 K: q9 v
5 p) h1 D# l$ G新思科技解決方案事業群行銷副總裁John Koeter表示:「我們很高興看到新思科技在品質及客戶支援上的投資受到認可,成為該獎項的第一個獲獎廠商,我們深感榮幸。新思科技針對台積電製程提供超過150種經矽晶驗證(silicon-proven)合格的DesignWare IP產品。雙方的合作將確保設計人員取得各式經驗證的IP解決方案,以協助他們降低整合風險並加速量產(volume production)時程。」
發表於 2010-11-17 07:23:35 | 顯示全部樓層

Synopsys 和中芯國際合作推出65-nm 到40-nm 的 SoC 設計解決方案

- 經過驗証的聯合解決方案確保晶晨半導體達到以高性能產品搶占市場的目標# h8 u+ ?5 M; x, P, u7 E

, q2 e3 ]3 u; H% ]5 `+ J美國加利福尼亞州山景城和上海2010年11月15日電 /美通社亞洲/ -- 全球領先的半導體設計、驗証、和制造軟件及知識產權 (IP) 的供應商新思科技有限公司(納斯達克市場交易代碼:SNPS)和中芯國際集成電路制造有限公司(中芯國際,紐約証券交易所交易代碼:SMI,香港聯交所交易代碼:00981.HK)今天宣布已正式提供用于中芯國際先進65-nm 工藝的系統級芯片 (SoC) 綜合設計解決方案。該解決方案將 Synopsys 丰富的 DesignWare(R) 接口、模擬 IP 產品組合和其他基礎性 IP,通過可調參考流程與 Galaxy(TM) 實現平台集成在一起。兩家公司也已開始致力于40-nm 設計解決方案。基于雙方65-nm 和40-nm 的合作協議中芯國際已將 Synopsys 列為首選供應商以提供設計實現軟件和由數字控制器、物理層 (PHY) 和模擬 IP 組成的各種 IP 解決方案。/ z2 S; c8 m2 ?' I4 ]

$ t4 p) {% t  K# Y5 T作為一家視頻、音頻和圖像處理無晶圓廠芯片供應商,晶晨半導體公司 (Amlogic),結合中芯和 Synopsys 解決方案的綜合優勢,來滿足其復雜而先進的1800萬閘便攜媒體 SoC 在性能、功耗和進度上有挑戰的目標。在此產品的流片過程中,晶晨半導體充分利用 Galaxy 實現平台的生產能力,如 IC Compiler 的多角多模 (Multi-Corner Multi-Mode,MCMM) 優化和 ECO 時序修正,來縮短他們的設計周期。晶晨半導體還利用 Synopsys 經驗証過的高質量 DesignWare 接口和模擬 IP 解決方案。這些專為中芯的65-nm 低功耗工藝進行了優化的解決方案,滿足了晶晨半導體的性能和集成度目標,同時確保了產品本身的成功。
發表於 2010-11-17 07:24:17 | 顯示全部樓層
“晶晨半導體最新的 AML8726-M 多媒體 SoC 將我們專有的高清多媒體處理引擎和 ARM(R) Cortex(TM) A-9 以及 ARM(R) Mali(TM)-400結合在一起,為各種高性能多媒體 SoC 設立了一種新標准。AML8726-M 很好地在功率、性能和成本之間實現了平衡。與此同時支持各種先進的移動媒體功能,如 Android 2.2到1080P 的視頻解碼、1080P 高清晰度多媒體接口(HDMI)到高清電視(HDTV)的輸出,以及支持 HTML5和 Flash 10.1的網頁瀏覽功能。”晶晨半導體工程副總裁 Mike Yip 表示:“Synopsys 和中芯能夠精確地按照我們的需求流片,比如經過驗証的 on-chip 接口和各種混合信號 IP 可為我們的 OEM/ODM 客戶降低總系統物料成本,此外強大的芯片級性能可支持的各種多媒體廣泛的應用要求。”
7 A3 r6 i& F! x3 U
& o6 V- j1 Z2 o' ~1 x) M  r; U“我們選擇與 Synopsys 合作以提供我們65-nm 和40-nm 的 SoC 設計解決方案。”中芯國際資深副總裁兼首席商務官季克非表示:“我們的設計服務團隊憑借高效率高質量的 Galaxy 實現平台來幫助我們的終端用戶進行各種復雜的設計。Synopsys DesignWare PHY 和模擬 IP 的開發在我們180-nm 到65-nm 工藝技朮上已有長久且成功的合作關系。我確信這些 經驗和未來的創新將能夠確保我們在40-nm 節點上達到相同的成功。”
發表於 2010-11-17 07:24:28 | 顯示全部樓層
“我們與SMIC合作提供完整的設計解決方案以確保各家公司能夠快速而高效地創建各種充分利用中芯國際最新工藝技朮的SoC。”Synopsys營銷和策略開發高級副總裁John Chilton說:“諸如晶晨半導體這樣的共同客戶的成功証實了我們久遠而深入合作的價值。”
; Q5 X( U; S% T+ O/ S7 o9 a4 g  T! l
9 L+ M% ^" P9 J$ u; e9 W2 |, JSynopsys 現可立即供應 Synopsys Galaxy 實現平台。用于 SMIC 65低功耗工藝精選的 DesignWare IP 自今天即可供貨。中芯國際65-nm 和40-nm 工藝以及經驗証的 PDK 可由中芯國際提供。. N& p# ^% K0 z1 P1 Y

+ c9 E5 m* q7 d關于晶晨半導體
/ T  h" u7 t+ |  q- S4 t
3 c5 G# E0 r& f1 v" W8 W( ]晶晨半導體(Amlogic)是一家領先的無晶圓廠系統級芯片公司,為高清多媒體、3D 游戲和各種與互聯網連接的消費類應用(包括平板電腦、數字電視、機頂盒、IP-STB、數碼像框和移動互聯網設備等)提供各種開放式平台解決方案。Amlogic 通過將其專有的高清多媒體處理引擎和系統 IP 以及業界領先的 CPU 和圖像處理器技朮結合在一起,為全球領先的 OEM 和 ODM 品牌客戶提供各種 IC 解決方案。Amlogic 為客戶提供了一個全面集成的解決方案,從而確保他們以快速的產品面市時間將具有競爭力的產品帶給客戶。通過提供各種具有高水平系統集成度的 SoC 解決方案,Amlogic 確保它的客戶們能夠快速生產各種能夠很好平衡了功能性、功耗和成本的網絡化消費電子產品。公司總部位于加利福尼亞州聖克拉拉,同時在上海、深圳、北京和香港設有辦事處。請登陸http://www.amlogic.com 在線了解 Amlogic。
發表於 2010-11-29 14:23:33 | 顯示全部樓層
新思科技(Synopsys)獲頒經濟部「研發創新夥伴獎」表揚新思對促進台灣電子資訊產業發展之卓越貢獻   
$ j' f' T" [* T3 L. B9 \1 k2 t0 s$ U/ c. j7 l# W
(2010年11月29日,台北訊) 新思科技(Synopsys Inc.)近日獲經濟部 (Ministry of Economic Affairs)頒發「研發創新夥伴獎(R&D Innovation Partner Award)」,以表揚新思科技在台灣成立研發中心,對促進台灣的電子與資訊產業發展具有卓越貢獻。新思科技是本年度唯一獲頒此榮譽的半導體外商公司。 4 u' G- K5 P9 ^* [) e7 l6 ?- m
$ f0 V5 P; W: L$ s! _" U  X5 H  K
這項由經濟部舉辦的「2010年電子資訊國際產銷合作績優廠商頒獎暨感謝晚宴」是於本月23日在台北國賓飯店舉行,活動中頒發最佳採購楷模、最佳價值創造,及研發創新夥伴等獎項給得獎廠商,新思科技是由董事總經理葉瑞斌代表接受經濟部部長施顏祥的頒獎,同時獲得這個獎項的還有HP、IBM、SONY等三家公司。
6 h; {3 k+ x% N( x0 ~
. b. O  ^: [; M: w經濟部部長施顏祥在致詞時表示,台灣資訊產業能有今天的成就,除了植基於資訊產業蓬勃發展與不斷的創新研發外,外商國際大廠與台灣的合作也是產業成長的重要推手,而台灣在資訊硬體上已具備全球競爭的實力,為進一步提升產業附加價值,政府希望運用資訊硬體產業發展的基礎,扶植國內軟體產業,使台灣的產業能繼續朝向高附加價值的方向發展。
8 n/ F* }4 W! g( T
, }! W! R0 k* U* t施顏祥強調,政府不斷努力打造台灣成為優質的投資環境,希望促進外商採購金額持續成長及就業人口的增加,同時鼓勵外商在台灣設立研發中心,支持政府推動新興產業,刺激產業的轉型或技術升級,並透過研發租稅獎勵等重要政策,期能吸引更多跨國經營的企業,投資台灣成為區域或全球運籌總部及「全球創新中心」。
發表於 2010-11-29 14:23:39 | 顯示全部樓層
負責產業推動的經濟部工業局也指出,半導體產業是台灣經濟發展重要的一環,我們很高興見到在台灣半導體產業的發展過程中,來自美國的新思科技能夠扮演重要的合作夥伴,成立研發中心引進創新技術,與台灣半導體產業共同成長。  
; _% k: n' \# |) R) |2 }. A3 j) y+ d
台灣新思科技董事總經理葉瑞斌則表示,新思科技配合政府產業發展的政策,自民國93年起即在台灣成立研發中心,至今已累計投入新台幣14億元經費,以實際的行動投資台灣,導入65與45奈米製程的先進設計軟體技術,協助台灣半導體設計技術的升級,並與國內產學界密切合作,從事先進設計解決方案的研究,培育半導體設計軟體人才。; o7 U" Q4 U: v/ E( K8 J) E
4 T& @" b: i) s' Q& t7 h8 t# I  n7 ^
葉瑞斌強調,面對快速變動的全球經濟發展環境,新思科技仍將持續投注於技術的創新與研發,而我們也將持續與本地的客戶保持密切合作,除了提供先進的技術之外,並加強協助客戶有效整合資源,共同創造產業發展的契機。 : Z/ D7 `( O& `& d7 A

) l& b$ [" i* q  [+ z# T新思科技的「台灣研發中心」目前與產學界的合作計畫包括:與工研院系統晶片科技中心合作開發先進製程低功耗設計; 與國內業者共同開發45奈米先進製程驗證解決方案; 贊助大學教授暑期赴美進修研究,參與Synopsys先進技術研究計畫; 與國家晶片中心合作規劃推出短期設計課程; 並與教育部顧問室DAT聯盟合作,提供暑期工讀名額給國內大學相關系所,讓學生實際應用EDA設計軟體,增進晶片設計的學習與經驗等項目。
發表於 2011-1-24 14:32:35 | 顯示全部樓層

新思科技為新唐科技提供2倍速等效性檢測

Formality較既有解決方案提供更佳效能優勢進而獲得全面採用 1 M4 N! t5 S3 e4 \% v% }# [3 s
- }: D  F8 q, U/ }
(台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)今日宣佈,華邦電子關係企業─ 新唐科技(4919TT)採用新思科技Formality® 等效性檢測(equivalence checking)工具以取代既有解決方案,以加速其Super I/O晶片的驗證流程。藉由Formality產品的優異性能,新唐科技設計人員得以較先前兩倍速的效率來完成等效性檢測,並滿足其設計時程目標,而如此的成果已讓新唐科技決定大規模佈署Formality解決方案。    ( h& d1 N, g9 o, v. }

) A: u0 W+ t  K新唐科技協理張俊明表示:「上市時程(Time to market)對我們的業務發展非常重要,Formality提供兩倍速效率以強化我們的等效性檢測過程,協助我們達成重要的投片(tapeout)時程。我們將Formality運用於DC UltraTM合成(synthesis)流程中,該工具簡單易學、容易上手,未來我們的設計都將採用Formality這項產品。」
' N1 T4 Q: J; R0 X) q
$ p" u* F7 n; t3 g整個晶片設計流程都需要執行等效性檢測,倘若未能有效達成檢測,則通常需要耗費數週的多重反覆驗證(multiple iteration)才能解決問題。為了加速驗證過程,Formality可與DC Ultra RTL合成(synthesis)充分整合運作,讓使用者無須手動建立複雜的安裝檔案(setup file),並消除錯誤驗證的風險。
! P+ T5 S" ~  T4 s3 D; b) X+ E# ]7 p5 u8 ]8 z0 T2 g
此外,Formality中的新增技術用以分析設計環節中的各項錯誤並提供步驟式的建議引導,以協助使用者快速鎖定並解決問題,節省數小時的手動除錯時間。Formality亦採直覺式流程化的使用者介面,並在整個驗證過程中提供導引指示,以強化設計人員的生產力並加速成功驗證的時程。
發表於 2011-1-24 14:32:44 | 顯示全部樓層
新思科技設計分析暨簽核(sign-off)副總裁Ahsan Bootehsaz表示: 「我們的客戶一方面面臨開發複雜晶片的需求,另一方面又必須縮短設計時程以維持市場競爭力。因此,我們致力開發Formality產品之創新技術,以協助包括新唐科技在內的各個客戶,為其複雜且高效能的晶片設計,提供最快速的設計回復時間(turn-around time)。」  
4 H% j8 F/ ?; C+ E- G( u) A% Z; J: @9 ^* S" o& T
關於新唐科技
, a% N9 H3 Y1 c" m2 ?, P; n
6 q. [5 u  ]: I新唐科技股份有限公司成立於 2008 年,同年 7 月受讓分割華邦電子邏輯 IC 事業單位正式展開營運,並於2010年在台灣證券交易所正式上市掛牌。新唐科技專注於邏輯 IC 產品之研發、設計及銷售,在消費性語音 IC 及電腦相關應用 IC 之市佔率皆具全球領先地位;此外,新唐科技擁有一座專攻特殊利基型製程之 6 吋晶圓廠,除負責生產自有 IC 產品外,另提供部份產能作為晶圓代工服務。新唐科技以靈活之創新技術能力、完整之產品解決方案及卓越之技術綜效整合,提供客戶優質性價比之產品,在既有之深厚基礎上提供客戶更佳服務,並以「成為產業領導者不可或缺的夥伴」為公司願景。新唐科技重視與客戶及合作夥伴的長期關係,在美國、中國大陸、以色列等地均設有據點,強化地區性客戶支援服務與全球運籌管理。如需更進一步了解新唐科技,請參訪公司網站 www.nuvoton.com
發表於 2011-2-18 11:52:45 | 顯示全部樓層
新思科技之VCS解決方案可支援 OVM 與 UVM 規格使用Cadence Incisive 及 Mentor Graphics Questa 之用戶可順利移轉至更迅速的驗證方式
6 ^1 G' c7 X, z1 i' X
2 M0 D% j1 o* h3 E( d# X0 V(2011年2月18日,台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)近日宣布其驗證 FastForward計畫,此計畫可協助 Cadence® Incisive® 及 Mentor Graphics® Questa® 使用者移轉至 VCS® 功能性驗證解決方案,並受益於VCS®優異的技術,包括:創新的高效能引擎與可同時支援VMM、OVM 和 UVM™等三種不同方法規格(methodologies)的 SystemVerilog 技術,以及強大的約束條件解算器(Constraints Solver)、全新的覆蓋率收斂 (Coverage Closure) 技術、低功耗功能、及驗證IP產品組合。使用者可藉由結合驗證 FastForward 計畫及 VCS 最新技術,達成高達2倍速的驗證收斂(Verification Closure)。) n! J: l! _7 c! R( y3 R5 d
6 s% j" g4 s, I
      「設計的複雜性因網路安全性之要求而與日俱增,所以需要有高效能、有效率及具擴充性的驗證解決方案,而這種需求在面對越來越沉重的上市壓力時更是特別明顯。」Palo Alto Networks資訊硬體工程處長Barun Kar表示:「我們從原來使用工具移轉至 VCS 的原因,在於VCS具有超越其他解決方案的強大效能優勢,且經過設計實證,能在我們從事高階 FPGA 與 ASIC 為的大型設計時,完全符合我們的需求。」
6 s4 a( d4 Q9 y' F) w3 m3 D* o0 j  Z: u) U
      「我們於2009年將原本的驗證環境移轉至VCS解決方案。」Acme Packet的首席驗證工程師Rich Schofield表示:「我們的硬體平台 Net-Net 產品組合是採用客製化的高速通信 IC,因此需要配備健全SystemVerilog支援的高效能驗證環境,經評估數間廠商的產品後,我們選擇了 Synopsys的VCS解決方案。」 0 H6 N7 Q5 e; L9 \
. t+ g; J/ {, F1 {
Synopsys的驗證 FastForward 計畫
, S- R% V$ j+ g, w* z# z0 A* `6 d$ Z/ A7 @& X. _1 o* R
      Synopsys的驗證 FastForward 計畫包括技術服務、訓練及專業驗證支援。透過這項計晝,使用者可獲得的服務包括: 協助從 OVM 移轉成 UVM 測試台(testbench migration)、移轉指令碼(migration of scripts)、驗證 IP 與迴歸環境(regression environment),以及有效部署 VCS 與 UVM 方法的訓練。
發表於 2011-2-18 11:53:10 | 顯示全部樓層
驗證 FastForward 移轉計畫係自 2009 年起進行前導試驗,在此期間已有眾多的驗證小組移轉至VCS,大幅提升其驗證有效性及生產力。而這些小組橫跨各種不同的市場區隔、公司規模、地理位置,工作範圍則涵蓋多元的設計規模、驗證方法及技術節點等。
  p" O4 P6 Z$ H: ^4 p! w- Z( q$ y2 g7 E7 \! s9 a
VCS 支援 VMM、OVM 2.1.1 及 UVM 1.0
  c2 {9 ~0 u, V4 y/ ]' c
* b) I* S0 J4 K5 P      新思科技同時也宣布,VCS 支援即將推出的UVM 1.0 方法規格(methodology)。此方法結合了對 VMM 與 OVM 2.1.1 的支援,可為VCS 使用者提供當前業界最廣泛、最成熟的SystemVerilog 支援。  $ y7 [" @6 [6 n  {1 G2 b

& b# F) z  u7 {5 n+ h. p3 s      「AMD 自2008年就已開始使用支援OVM規格的VCS解決方案。」AMD資深研究員Warren Stapleton表示:「VCS對於支援SystemVerilog 實作設計環境的技術相當成熟,我們對於使用包含VCS之OVM架構的決定感到非常滿意,因為我們已看到生產力的提升。而現在UVM已成為Accellera組織的標準,我們期待移轉至UVM規格之後,VCS能協助我們享有相同的設計優勢。」
% G7 a/ ?" B& t; L& X* q" T
" W5 x  F) k: k0 o$ T& Z  i7 K% I, o8 B      新思科技驗證事業群資深副總裁暨總經理Manoj Gandhi則表示,我們很認同Accellera組織近來對整合設計驗證標準的努力,使業界對於推動SystemVerilog設計語言更趨於一致,而隨著驗證挑戰越趨嚴峻,我們仍將專注於投資業界領先的 SystemVerilog 技術,以期能在效能、偵錯、覆蓋率收斂及驗證IP等方面,都發展出更先進而創新的技術。
- R3 D$ h  Q' x
+ x1 I$ s) K, _8 _關於 VCS+ E" q/ Y* X7 u$ T+ Q4 ~

( w9 b1 Y/ T9 z0 a1 M! [      根據新思科技收集的先進設計資料顯示,目前有90% 的 32nm(及更先進的節點)設計及 60% 的 45nm 設計皆是以 VCS 進行驗證。全球前二十大的半導體公司大多以VCS作為主要的驗證解決方案,包括高效能的模擬引擎、約束條件解算器引擎、原生測試台、廣泛的 SystemVerilog 支援、驗證規畫、覆蓋率分析與收斂,以及整合式偵錯環境等。
發表於 2011-3-21 17:55:33 | 顯示全部樓層
新思科技與賽靈思合作推出業界首部針對以FPGA原型建造為主之SoC設計方法手冊 手冊詳載原型建造設計的最佳實作
; x& u; h* [5 v2 \, u& B  s
& N$ }, H1 l$ h: G. \(台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)與全球可編程邏輯解決方案的領導廠商賽靈思公司(Xilinx)宣布,共同推出FPGA原型建造方法手冊 (FPGA-Based Prototyping Methodology Manual,FPMM),該實用指南介紹如何利用FPGA平台進行SoC的開發。FPMM手冊也收錄全球眾多設計團隊在設計與驗證方面的寶貴經驗;這些公司包括BBC Research & Development、Design of System on Silicon, S.A.(DS2)、飛思卡爾(Freescale)、艾薩(LSI)、NVIDIA 公司、意法半導體(STMicroelectronics)以及德州儀器(TI),而它們都已成功運用FPGA原型建造平台,加速複雜的ASIC與SoC的設計開發。
; X. N) U# x9 m! Q9 @
1 R/ Z+ U9 A8 j( k  FPGA原型建造方法手冊涵蓋FPGA原型建造的各個層面,包括瞭解原型建造的挑戰與優勢、在FPGA平台上進行SoC設計,以及在軟體與系統驗證方面的應用。新思科技與賽靈思希望能透過FPMM手冊促成FPGA原型建造的線上互動社群,讓從事原型建造的設計人員可以在該平台上,提出所遇到的挑戰並互相交流最好的解決方案; 該社群網址為: http://www.synopsys.com/fpmm
- c( t% p9 i# ^0 M6 w( X9 W& `; T; Y: B, D
  FPMM的作者包括賽靈思的Austin Lesea及新思科技的Doug Amos與René Richter,都是精通FPGA技術並擅長運用FPGA進行原型建造設計的專家。作者們體認到SoC大多是針對ASIC技術建置而設計,因此當建置在一個或多個FPGA元件中時,相關的挑戰便會應運而生。因此,他們合力推出這本參考指南,除了可協助首次接觸原型建造的設計人員外,也能幫助已有相關經驗的設計團隊與專案負責人。而 除了提供各種原型建造選項(包括透過建立客製化機板的虛擬原型建造到購買完整的原型建造系統),FPMM還規劃出一套名為「原型建造設計」(Design-for-Prototyping)的方法論。該設計方法將FPGA原型建造無縫地整合到ASIC/SoC專案中,使設計人員更易於進行設計的建置,並能以最快的速度將產品提供給終端用戶。此種方式透過串聯系統層級(system-level)工具達成生產效能的提升,比如說用於軟體開發早期階段以及在專案後期軟、硬體初次整合的關鍵階段,所使用的虛擬原型建造工具便是一例。
( |6 Z# G" p- R2 o% x0 q9 l: t
6 z7 m! C3 Y6 M$ x; H: e $ |3 Z8 l+ i' z+ Z. N

& g/ n0 ^2 r  u/ l$ O# \& ~* t' n  
發表於 2011-3-21 17:55:52 | 顯示全部樓層
賽靈思全球行銷暨事業開發部資深副總裁Vincent Ratford表示:「FPMM將成為ASIC開發人員與原型建造工程師的一項寶貴資源,因為它是業界首度嘗試將相關挑戰與解決方案的資訊集結成冊,以協助設計人員成功地在FPGA硬體上進行ASIC設計的原型建造。由於具備高邏輯容量(logic capacity),賽靈思的Virtex® FPGA元件已被大量運用在ASIC原型建造上,而我們相信隨著具有高達200萬個邏輯單元(logic element)元件的28奈米Virtex-7系列的出貨,這股趨勢將會一直持續下去。」 3 q2 U% A( w- H4 A8 f+ d
3 [5 ]$ H" u% t5 _, Q  R! ]
  新思科技行銷暨策略開發事業群資深副總裁John Chilton表示:「長久以來新思科技所發行的設計方法手冊已廣為各界設計人員採用,以協助其提高生產力。新思科技與賽靈思的通力合作,加上業界領導大廠在原型建造方面的貢獻,讓FPMM得以收錄許多最佳實作案例。本手冊將協助其他用戶吸取相關經驗,並加快系統驗證流程。」  
" b3 k5 v' N' J0 s
# }) @/ U6 i: j" C* ~關於手冊與發行時程# A+ g+ ?: K/ k$ j

3 E1 c6 Q/ M- ]1 K3 J  FPMM計有15篇詳盡章節以及2篇附錄,裏頭皆涵蓋許多實際範例。此手冊的章節順序安排乃依照FPGA原型建造過程所面臨到的工作內容與相關決策,而各個章節內容也可獨立分開使用,因此該手冊相當適合作為參考工具書。 $ f0 |6 c# e0 w$ t1 [2 S4 u
  O& q6 C9 S4 f9 _& f
  欲獲得更多有關FPMM 的相關資訊(包括如何在亞馬遜網站上購買紙本手冊,或如何從線上下載免費的電子書版本),請瀏覽FPMM網站:http://www.synopsys.com/fpmm。另外,如欲獲取其它由新思科技所出版的方法手冊和教育刊物,請參考下列網址:http://www.spynopsys.com/synopsyspress
發表於 2011-3-29 10:29:07 | 顯示全部樓層
工研院採用新思科技TCAD Sentaurus軟體於碳化矽技術的開發
* D5 a$ c7 n( k! Y) Q該軟體之先進元件模擬(simulation)功能支援最新碳化矽元件的開發   D2 e4 P; i3 {, ?# z& Y% z( N8 c

  [; }; {7 G) Y, a" b/ D(台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)近日宣布,工業技術研究院(ITRI)已採用其TCAD SentaurusTM模擬軟體以支援其在碳化矽(silicon carbide,SiC)半導體元件的研究開發。TCAD Sentaurus具備有精確的建模(modeling)技術,讓工研院得以藉由此技術對元件本身之電熱物理性質進行詳盡的模擬,以加速其碳化矽功率元件(power device)的開發。
8 r2 t$ y! F1 f2 D1 z7 v/ l/ v) C4 M5 G; }; S/ X
  碳化矽乃一種寬能隙(wide bandgap)的半導體,其卓越的電流電壓及高導熱特性適用於功率元件領域。過去十年來,碳化矽蕭特基二極體(SiC Schottky barrier diode)已廣泛為業界所利用,而針對油電混合車、智慧電網(smart grid)及其他創新電力裝置應用之新一代碳化矽元件的開發也正積極展開中。工研院目前正著手於各式功率元件的開發,以因應日漸提升的電氣汽車及太陽能電池陣列的市場需求。- N' j3 h+ \! G) C. L$ \

* G  G& x1 O" E, U  
發表於 2011-3-29 10:29:17 | 顯示全部樓層
工研院電光所副所長高明哲博士表示,由於汽車及能源配置等領域對於節能增效的電源開關之需求提升,使得碳化矽元件的市場發展蓬勃,而新思科技TCAD Sentaurus軟體可協助我們利用極務實的方式,進行元件電熱效能的模擬,而這樣的功能不但有助於我們了解新開發元件的性質,同時我們也利用它來達成元件特性的最佳化以滿足市場需求。
" j' m" _6 c' [9 j" s, P$ ^$ K8 l2 o
  TCAD Sentaurus系列產品包含了探究和優化矽晶(silicon)及化合物半導體(compound semiconductor)技術所需使用到的2D和3D製程以及元件模擬工具,該工具可執行針對碳化矽模擬的模型。
3 H3 }+ ~+ y; N/ Y+ h- H, P
0 ~/ P. u8 Y' [( {  新思科技資深副總裁暨矽晶工程事業群總經理柯復華則表示:「電子產品應用日益複雜,新元件架構及材料也必須不斷地創新,而功率元件(power devices)就整體半導體市場而言是發展相當快速的領域,藉由支援新元件的設計及達成最佳化,TCAD模擬技術可協助加速碳化矽的商用佈署。身為半導體研發的領導者,工研院對於新思科技產品的採用不啻肯定了新思TCAD模擬工具為碳化矽元件開發所帶來的價值。」
發表於 2011-4-7 15:59:39 | 顯示全部樓層
新思科技發表應用於設計初期RTL探索與評估之解決方案/ s4 e* I, z6 v7 u+ |5 ]
DC Explorer在資料不全的情況下也能有效加速設計實作
+ l' J' h, f7 h3 j3 I& o, Q5 n" }( A3 O8 f4 w7 N8 l( l
(2011年4月7日,台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)今日發表Galaxy™實作(implementation)平台的最新技術 - DC Explorer,可協助設計業者大幅加速高品質設計資料(design data)的開發。當前的設計通常需要大規模整合具有數百萬個設計元件(instance)、速度達十億級(gigascale),而且開發時程又非常緊迫,所以設計人員需要一個能讓他們快速有效執行各式設計配置(configuration)分析(甚至是在設計資料完成之前),以及建立一套最佳的實作流程及RTL探索與評估(exploration)之解決方案。, H4 u* n8 E  F& k7 E
7 f$ \2 D' o) m
藉由提供5倍速的執行時間(runtime)以及與DC Ultra™ RTL合成(synthesis)達成百分之十的時序(timing)與面積(area)關聯性,DC Explorer可處理上述所提及的挑戰,同時它還能在資料不完整的情況下執行,因此可以被用於設計流程的最初期,以便管理高品質RTL的開發和限制條件 (constraint),進而協助設計流程的收斂(convergent)。
發表於 2011-4-7 15:59:48 | 顯示全部樓層
意法半導體CAD及設計解決方案部門之數位解決方案暨先導專案組副理Giancarlo Sada表示:「提高設計開發初期的生產力可大幅加速我們的IC實作流程。我們在不同開發階段中的多個設計裡頭執行DC Explorer,獲致至少4倍速的執行時間以及與DC Ultra達成百分之十的相關性,而這將讓我們的設計人員能在設計流程初期,就能有效地進行各式實作方式的評估、調整設計資料,以及建立高度收斂及快速的設計流程(design flow)。」 1 w$ A4 i) S) M' l1 P

4 _, V; w4 w. F" N% B- [在當今大型複雜IC 的RTL設計開發早期階段中,設計資料往往來自各個不同的來源。而設計人員缺乏一個快速且有效的方式,進行資料的探究改善、修正設計問題,和建立一個可以達到高度收斂實作流程的較佳RTL合成起始點。DC Explorer提供設計人員所需的RTL探究能力,協助他們在進行實作前有效識別潛在的設計改善空間及問題所在。除此之外,當手邊的RTL輸入、限制條件及程式庫(library)模型不完整時,DC Explorer可針對所欠缺及需要修正的內容產生一個整體性報告,如此可加速設計的過程。而由於和Design Compiler® RTL合成的各個不同程序腳本(script)相容,因此DC Explorer非常容易使用及部署於現有客戶的設計流程中。  % d. l; ]; D+ i
, G+ e6 H" z7 m3 S$ B$ v* @" Q) U
新思科技資深副總裁暨實作事業群總經理Antun Domic表示:「新思科技致力於協助客戶改善其生產力並縮短其複雜之系統晶片(sy胡皓婷 <olivia.hu@digitimes.com>stem-on-chip)的設計時程上。DC Explorer可有效協助IC設計人員提升生產力,讓他們能在設計流程的最初期執行RTL探究、改善設計資料的品質,並且大幅加速作業流程。」
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-3-29 02:45 AM , Processed in 0.138008 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表