|
關於HSPICE精準平行處理技術
, q9 {- |8 a" ]; D
k8 h( k0 c- K( n- ]自2008年起,HSPICE是率先採用全面多執行緒能力(full multi-threading capability)的商用電路模擬技術之一。就複雜的類比電路而言,藉由速度的大幅提升和先進的多核心擴充性(scalability)功能,新一代HPP技術將多執行緒效能帶入一個全新的境界。HPP結合可調整的之子矩陣(sub-matrix)技術、最佳緩衝使用率(cache utilization)以及簡化之裝置模型評估(device model evaluation),以便在當今的多核心機械裝置上獲得快速且具高度擴充性的效能。而其有效率的記憶體管理(memory management)功能,更可執行多達一千萬個元件(elements)以上的佈局後(post-layout)電路模擬。* f2 v/ L* t2 ^$ E5 c
9 _+ y* w, g, {2 z
超微半導體繪圖晶片設計部SMTS設計工程師Antonio Todesco也表示:「我們就HSPICE精準平行處理技術進行評估,以期加速具有數百萬個元件的複雜時脈網絡(clock mesh network)的模擬。該技術讓我們使用較少的記憶體,便能在一天的週轉時間(turnaround time)內達成ECO、萃取(extraction)及模擬,並且提供用以支持時脈網路電路完整性(circuit integrity)的時間解析度(timing resolution)。4 ]! Z2 l, G0 c- K1 Y
- k, y# [/ a5 [- ?新思科技資深副總裁暨類比及混合訊號事業群總經理羅升俊(Paul Lo)表示:「隨著在SoC上使用數位輔助(digitally-assisted)類比電路的情況日益增加,設計人員需要藉由電路模擬的創新以大幅加速暫態模擬(transient simulation)以及利用最新的多核心運算資源,我們將持續投資新一代HSPICE技術,以增進HSPICE使用者的模擬生產力。」 |
|