Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4395|回復: 2
打印 上一主題 下一主題

[問題求助] buck设计中如何实现LDO模式?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-9-7 20:09:15 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
3Chipcoin
对于一个降压dc-dc,正常工作模式为WM,但当输入电源电压从较高值逐渐减小到接近甚至低于输出电压值时,占空比需要达到100%,也就是进入LDO模式,以最大化其驱动能力。请问如何实现这一点?请前辈不吝赐教。. D( Z! Q# a# W5 W+ \; F% {
+ T; p7 Y7 g) E
) @3 ], q, A9 F% [, ?
3 z7 |" |( B! F' h* w: Q
以下是 LDO 的相關討論:) U7 R: ]/ k! ]
Low Drop-Out Voltage Regulators 5 c+ j* f. O% A. M" n
Rincon-Mora 《Analog IC Design with LDOs》 ! ]0 M" O( Y  I+ T
PMOS Low_Dropout Voltage Regulator Introduction
; M6 A; _( i5 X% @3 h' j/ l3 uLCD Driver 設計術語簡介[Chip123月刊資料]! p- S8 V4 m/ ~! n" k) J
The evolution of voltage regulators with focus on LDO[NS講義]
+ I: A% w5 K( y* v& p) t/ ]. ]Design of High-Performance Voltage Regulators
  c% W: E1 p  l9 N?教有?LDO的??8 x: a% g1 s8 F4 O$ ?: P/ d. D% y
LDO DC-DC分壓電阻的疑問(等比例的差異!?)1 D' q/ ~! N) A# }$ f
LDO??4 _7 r5 Q, b$ y
高?LDO ????!
1 ?7 X3 \+ |& C- i2 J- Y3 r5 `: d
: E- ?8 ~9 q% `, B" j4 o7 W
0 Z+ x0 C' l: d2 u/ H4 k1 P6 t
[ 本帖最後由 sjhor 於 2009-5-15 06:52 PM 編輯 ]

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2008-9-7 20:11:09 | 只看該作者
其实实现方式应该就是switch全开,也就是100%,只是我不明白如何检测,检测到什么信号后将进入这种模式?请多指教
回復

使用道具 舉報

3#
發表於 2008-9-9 22:32:53 | 只看該作者
1. 如果你設計的Buck是可以開100% duty的話; w9 H; i$ h! @- a5 r6 b
    根本不用檢測, 因為switch自動會全開$ H8 q5 {! E9 H
2. 這樣子輸入電壓會經過電感才到輸出, No Good) Q6 [0 ~, W* E; q+ u5 D
3. 可以用看FB, FB一直不夠的話就切到LDO mode
, o% [$ X3 S7 s7 f4. 此討論比較適合"電源管理討論區"
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-12 05:08 PM , Processed in 0.153019 second(s), 15 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表