Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8367|回復: 7
打印 上一主題 下一主題

[問題求助] 畫schematic應該用已建好的symbol組成,還是電路完全用schematic畫較好?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-28 23:50:38 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小妹目前使用composer畫schematic,而目前是畫8bit全加器,同時發現到在畫schematic過程中 可以直接加入 事先建好的1bit全加器的symbol,就利用symbol快速的畫完8bit全加器,於是開啟這schematic來看電路圖時 所看的到只有8個全加器的symbol所組成。不須要特地畫1bit全加器的schematic ,然後再複制7個 ,最後將8個連線 接一接!
, {. s6 c+ k6 Y- W; e7 G& A/ I6 f. E-------------------------------------------------------------! @; G' U8 o+ a. ~) d
而小妹畫schematic時 ,直接叫出8個全加器的symbol相接,結果跑spice時 輸出訊號的波形很亂,所以 以symbol組成的schematic畫法在認知上 那裡有錯 並不是很清楚?
: ~' [5 \  d% T- G, @8 ~4 u0 W; }# K2 p3 |2 a5 l
現在小妹主要想問業界的designer交給佈局者的schematic電路圖 ,是否都是完全用schematic組成的?或是都用symbol組成?6 {  b, E/ S4 Y9 R6 _" @, T2 L9 Y% K, i
如果交給你的電路圖 裡面全是symbol,則佈局者不就得自行另外 畫成schematic的電路圖?* u) F/ }1 Y, k' @% w1 ~
關於這點 畫schematic 習慣由symbol來組成 還是由schematic來組成  ,請問是看designer個人習慣嗎?- \" C. R9 ?/ b+ ^5 j, F

! S# o# U% B. ], q- D. b麻煩大大若有空時 能提供經驗 概況 讓所有初學者能了解 謝謝唷^^
: v- B9 G' T: e) K畫schematic有2種畫法,一個叫出symbol來畫、一個直接畫schematic (但電路看起來很大)/ `( v9 V/ M$ s* ]) q
: {  v& C0 V2 L/ t" c
[ 本帖最後由 君婷 於 2007-10-28 11:51 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-10-29 09:17:33 | 只看該作者
2樣都給.: c- |) Y, `3 r/ `: I! d
最Top level 給 Symbol 4 @7 a+ U9 }5 q* s) M
但每個symbol內的電路也要給 layout 工程師
3#
 樓主| 發表於 2007-10-29 11:22:15 | 只看該作者
謝謝shag 大大的回答^^
: W& g' \- e: C3 _+ a同時似乎又說明了designer給layout 工程師schematic時 還有指定那一層要畫什麼電路嗎?* N. t' s( @0 \2 `( M# y
所以會給每一層要你佈局的schematic 而最 TOP Level 只給symbol 另外 所有symbol都也給其schematic 是吧!
1 J" U. M: r$ p+ q
2 b+ o2 m- l3 C+ Z# r4 c. j% L# m7 {  V如有錯誤 麻煩請糾正 謝謝唷^^4 y* `7 k) Z! X# p! L& D* _
designer交給layout工程師電路時可能還會指定那層要畫什麼電路,於是給你該層的schematic
4#
發表於 2007-10-31 20:43:51 | 只看該作者

回復 3# 的帖子

一般schematic與layout 之cell作對應,所以layout會依照circuit中的schematic name作layout cell name。
5#
發表於 2007-10-31 22:16:39 | 只看該作者
最好是用hierarchy的方式, 有現成的symbol就用symbol, 一般會把nand, nor, not, xnor gates...等等做成standard cells, 劃schematics時就可以呼叫那些symbol了.1 b& s% w0 N! A" O; I5 ~5 W. z& l
& n  ?7 H; y9 v( P! s& ~0 x
這樣的做法會使得電路看起來簡化很多, layout designer 在看圖也較不會吃力.! R( z1 M& W2 s3 ]& s

( @1 _# p9 E4 C3 T至於這樣的做法是不會影響妳的simulation.
6#
發表於 2007-11-6 15:31:12 | 只看該作者
我想前面的大大都已經說明得很清楚了' ~2 e: x1 M! V6 y% u8 ^8 }) Y: K
一般來說到top 都會用symbol了) ?! G4 v1 b  G  U+ o
不然會畫到瘋,XD& F2 X1 O; O4 r+ m8 ^

) R1 q# K  P$ k& T2 v  x至於您所提到的波形很亂不知道是什麼意思* y% k9 w7 g$ h- ^' g- W
您有利用別套軟體來看波形嗎?
. D; A& i/ U" c5 R$ v' @因為加法器算是蠻多bit數了~
6 F1 r6 ^# a. l* `用那種可以把x和y變成bus來看的軟體很方便許多(nWave)
. L+ D9 Q7 S  t' C( z, u
( ^  o' T% T4 @% `) E我猜您所說很亂的意思不知是不是狀態有些地方不正確
( q/ |1 m: P+ D! d如果是的話,應該是glitch(假性switching)所造成的! a6 ?  p, `; Q% h/ k7 d1 a
這只要將mos的size 調過之後就會減少這些現象了2 N! b9 P6 p$ p* K5 ]5 N
一般來說學長姊都會叫後輩用1:2或是1:3 (nmos:pmos 的width)
6 R' w9 g( |+ |9 _) H) W  j不過實際跑過之後會發現大概是1:2.x 要看製程,小弟只有摸到點18而已~"~
. G2 f$ ?/ Z+ ~: s; x試著將size最佳化看看吧3 ~( ^: u' L$ l( A4 Q
不過我記得假設是傳專題的話,應該是不用最佳化7 R' I4 v8 d% C: O* l' U
因為只是要驗證所提出的架構,比標準式的好而已~(類似)
; w5 C$ K. _) M0 z* l6 }# G1 C* x  A& J: I) A$ R$ y; p2 Z
以上參考看看
7#
 樓主| 發表於 2007-11-6 19:48:06 | 只看該作者
樓上的大大謝謝你的建議!
0 {, v. `3 b; s. q7 V4 u+ t3 c小妹我使用的是cadence tools工作站 ,而小妹畫8bit全加器 乃叫1bit的symbol出來畫的,而跑pri-sim時波形很亂 ,應該是電路也許有接錯! 我不知用symbol組成的schematic是否與 整個電路真的就畫很大的8個位元的全加器組成 是否方法有不同?那裡有需要注意?$ K& m, i2 y- O5 C1 z" j
因為後來小妹自已是畫了1bit的schematic ,然後再複制7個 自已慢慢的接成8bit ,然後跑pri-sim波形就正確沒問題!
- |+ b" B* Y) `" X: ~" x" @) N倒是想請教您^^  用symbol來組成 與用schematic組成的 電路圖畫法上有需要注意的地方及差異嗎^^  我是用composer畫的!   謝謝^^
3 T1 F/ p1 j+ i0 o" Y5 \& @* E1 r另外我用tanner tools中的S-EDIT  畫schematic時 其中都叫symbol來組成,其實跑pri-sim都沒問題呢^^8 o' t' Z+ F( L
不知是不是virtuoso叫出symbol來組成 ,在畫法上有要注意的地方呢?   =  =7 b( v" L( j& ]4 F) y
* y& L# ~2 b! ~. B4 ]7 V
[ 本帖最後由 君婷 於 2007-11-6 07:51 PM 編輯 ]
8#
發表於 2007-11-6 21:45:10 | 只看該作者

回复

好像没差吧?symbol得连线也是一样连的啊,不过有可能你symbol的电源和地线没连好。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-3 05:14 AM , Processed in 0.103006 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表