Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8968|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。' e4 d) [# X) X- U9 f* t
4 |# L5 Q2 _9 L$ f
基本情況如下:
5 r1 t0 w3 D! w2 b/ O1)0.35um的CMOS工艺3 ^; J. L' P1 Y6 f6 M7 l0 o
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。2 t+ R4 l6 T- q+ N
3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
& u; y3 U) p* n6 ^& ?- x6 q* p4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
! D' A: b  }( h' q7 m! L9 @5 u( H
" j; J! V8 ^: H8 w: A經matlab計算和電路遇到的問題:" s: i8 R" w1 ^, o+ ^) I' t$ q& m; }
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?* s" D( S. g2 a0 k5 b$ V# Q- I
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?
8 |* b$ o$ j9 G+ K9 O3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。
, [  y, z* v; {4 h# q
. Y- j( O' L0 J" l) V/ F' s請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂1 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可& X" t. `# f1 ?& k4 t% m
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度
/ {& H7 k, P. J: k3 l4 e0 c. n 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可
$ N/ v$ D' P' z4 P; o' E+ z 通常不是0相差可能來自電路本身些微延遲所造成的" {( @- @; f& N4 l! M
3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。
! o4 e) }; ]4 K/ F" I2 U+ Z$ Z5 M- U9 ]
* R4 E! R5 s* C* V由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 9 A( G% f+ ^7 p6 ^8 J) @8 v- p

) m( `$ d) k6 _謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO, d" f7 H6 J) |
一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了0 [/ v) G& [0 h$ {# I
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在( S% f- a- n3 m& h

+ w& z1 O6 Z( U; G6 [: }+ P如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
) A! f3 @9 n* u* I/ v. z5 C! P藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧, @: A3 E# r* K8 o0 z' z6 t
再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。
6 k/ i* ~  [# _  u. A5 W- m% H
3 ?% `! l: N# s7 Q我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。
8 o4 Y6 Y8 W3 @/ {. T+ u- a# w( s' H$ W7 [3 d3 N
finster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?
: W5 W7 F. ], V3 }8 d2 _& u& ^8 }0 w5 B3 G2 ?8 B% S& T
還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD7 m( |- o" @1 r2 U7 C7 B2 \: x, ]
所以不可能達到0相位差 但是相位差只要是固定的就可以了
: a- V  y& ]/ p" H8 u在PFD兩端的clcok才有可能存在接近0相位差的clock吧1 B4 c& y) _3 U3 p! v" K; l
# i+ q( C% K  m
另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下 # M, W. {+ N; R' m; {
就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
0 z) ^( a" W. v0 d大概可以估計你的紋波是不是在能容忍的範圍. q; @1 N" ~' X6 @, H! H! F
一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對, c6 L) h2 A5 z7 h
) d- j8 t2 p% S$ u, {9 [
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
: M1 E: b, }! p8 e但是PLL鎖定時間會變慢! M! c* o2 S* a
另外也要注意CP上下電流源有沒有相等
. O' Y5 O6 c# z0 N) |0 b9 X1 S- Q% R8 Z, J
要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知 7 x/ @3 p" J# O/ ^! g
好康相報裡面有提到一些相關的設計文件 可以先參考一下: @  v# R: C. f3 y! ?
http://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D4
0 U. F$ L; W2 Q% J8 L' b6 Z9 v另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下
& U% _" w+ P, ?7 v: w! H0 t* W7 N: z- a1 E  j" c
[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係+ Z/ y& I* k, {& }4 G. ~5 @0 S: J8 ?
如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?* I1 I. E& I# J9 V' o
因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好
. c" }! s3 t& l' }3 S我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益9 p2 ^0 N& f% j/ G% W' A
節錄一下書中所提的:damping factor > 0.707& q: I4 ]1 P5 R
為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提4 Z' \2 B( j1 m) o- Y: ]
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......7 R6 l/ @" ~8 f7 t
這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝
8 ~/ ^, L* }) x  y" z雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好4 ~- e% ~, v4 i/ }# U. f
我剛看了一下Razavi的PLL部分; Z% S1 e! [. u1 S  H
你們提到的C1與C2是不是書中的Cp與C2呢, D4 W% o" T4 N* Q2 h; F6 d0 [1 ?
也就是LPF 還有抑制高頻雜訊的電容. P* H/ t( ]( y* _
我是類比新手
+ o( Y9 c& Y& T  E5 y還請大大解惑$ Q7 r# m4 k; A' l/ k
謝謝
$ U  y9 }( @' y7 v! ~  E/ s) s* V0 z, l$ t. u; q, P% n: u
[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 2 y( ?  m6 Z2 q0 @
大大你好
" t- h. u, ?, B; C. d! S. M我剛看了一下Razavi的PLL部分7 \) T7 }5 [5 T+ o5 {5 F
你們提到的C1與C2是不是書中的Cp與C2呢" n0 g3 F0 m5 _2 l" i# s2 J
也就是LPF 還有抑制高頻雜訊的電容. M- k( T2 p8 Y& C6 s1 c
我是類比新手
; t8 }3 u& j: h還請大大解惑
5 o! e$ v, \+ `( }謝謝
& S1 i7 U4 I; U- J+ M3 k
" g' }4 x7 U3 J  A# U: n
1 h) i. ~  T* z! \
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵: c; i" p  J& \+ W! r+ p  T" |- y6 \
他的講義裡關於這方面的介紹非常仔細
1 L' n; b4 w* G' E. c, r6 y設計上你的 c1、c2的比值,頻寬的大小
% k" W8 W' C. V( {對所應的phase margin,damping factor
- }4 ~7 n8 H* O! W" A. V- z' G% y通通算出來給你
+ K6 z5 {$ Q/ A! S/ K. l5 z不妨網上找一下
5 }5 S% v* n) D* ~" h3 j應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:" c( T) E5 F! L
phase margin 大,则damping factor 大,ripple小,但settle time 长,- Y$ q3 k) M! l9 @/ [. ~9 r
phase margin 小,则damping factor小,ripple 大,但settle time短。: k! J- g# G7 S  P# Y

, t6 y; K2 B7 D, o  y3 d这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-9 02:21 AM , Processed in 0.118007 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表