Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8974|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。8 _. `& w$ ~+ ]# U/ E5 H

% |# m& [0 f, o, C4 Z% i$ F: n基本情況如下:
! F4 U' f7 c0 w* ?9 m4 K# }1)0.35um的CMOS工艺
: `( `+ a  n& p2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。
3 m8 s5 S- o1 S; b3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
: T  j+ O5 W- U# o4 q" O4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
2 J# y; e9 ]1 e" D3 n4 `( a/ i) e
8 Z, }; H+ Y$ ^& ^& ^經matlab計算和電路遇到的問題:9 P/ _! Y  R: @' E$ X* h
1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?' J3 g+ B0 ?4 m* b) t7 k0 t
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?
  G8 _% ?4 J% d" @$ T7 v$ R3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。
, ]8 w5 I4 A  V( u& ^
+ P2 w2 `. ^2 }! |4 R, a9 l請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂1 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可
; e$ E$ x0 i2 S5 Q/ w# f2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度" L8 n! W( o# ~2 H, b7 u/ T
 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可# c2 d8 K, J/ u: V
 通常不是0相差可能來自電路本身些微延遲所造成的
7 H) f/ L4 Y' y: i3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。1 Y) w5 S+ O3 T- L# |* I0 R+ i8 u

, [; @: C3 ?' o& {$ E" _3 k  ?" Q由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 1 c8 t5 j5 _* q% [. ]% m- Q+ U& p$ E
, k1 Y5 ^. [2 d$ i6 f% M; B. U( J0 Q
謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO
6 ^% J( `& O7 p9 Y( D一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了; V: V( f1 h) i  \' R# m
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在; C+ {' _+ N6 M- K" A  k) D6 U
1 T3 d6 N7 f9 }* b
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?) H6 t2 X  f. m  \- V) z
藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧
; T* G/ u  n0 b3 E* H再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。& Q2 x; n, Z5 d8 q
6 _2 t7 T5 Z/ S1 R; ?) C
我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。& x: k/ ~& E% {+ o* h

, h* J9 Q  i% |- e$ [! x3 cfinster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?1 \3 ~  J+ ]% y3 Y2 M
+ C1 c: }4 |3 F& n6 w% a2 @
還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD6 C- R7 s- z% u0 s/ V, K3 ~" n' N
所以不可能達到0相位差 但是相位差只要是固定的就可以了 ' o7 m8 |& F+ z) d) F
在PFD兩端的clcok才有可能存在接近0相位差的clock吧
( g7 B& G: `, U" \5 h2 \5 A
8 F7 \: n' K" w* \$ Q6 z# C+ Z另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下
7 ~$ o: a0 R+ ]6 W# B- V7 z+ W# Z就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
7 E. s. C2 n" u( I: c0 v大概可以估計你的紋波是不是在能容忍的範圍
, r/ m- z% G! }" R: S一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對
0 S% ^$ d6 O! F  U# m& ~; |7 P* ]7 V/ Y0 Y# x4 r. q: m$ M
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
# I8 h2 t" |0 G  i' g% E3 m- T) H但是PLL鎖定時間會變慢! [' ^. U* G( G( Q
另外也要注意CP上下電流源有沒有相等) I, k8 A' G% P& w+ w
  T! g. i2 G" K+ m# Y
要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知 ) ]& V# T! g, T
好康相報裡面有提到一些相關的設計文件 可以先參考一下
- s, |- d0 G& o. }http://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D44 E" w8 u( `* r) R( D+ B; Z
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下
, `" X: {" G& b$ y' R7 f' j
+ J5 v; c' y& g. E[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係
6 P" p/ ]7 x! z5 e+ r如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?+ V2 L* {- {( T6 n! c4 ?* j
因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好: }  `) N% D$ V
我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益
8 I: U2 y: s! `8 {節錄一下書中所提的:damping factor > 0.707+ }2 \8 h! R0 \) W
為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提; l; _7 f( M3 }/ `" j
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
/ ?. a9 y% F$ h這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝
  ]  v+ b7 \/ T+ X% v4 c雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好; D8 n8 G0 J0 o
我剛看了一下Razavi的PLL部分& y* ]+ W/ M8 m, z) Z2 g0 X
你們提到的C1與C2是不是書中的Cp與C2呢
) [2 u8 ^4 O. `0 C也就是LPF 還有抑制高頻雜訊的電容( _$ C. @: p: K4 r3 V9 g1 Y4 G
我是類比新手' I* {" i6 r; d3 w7 J# W  N
還請大大解惑& S: Q' ]% f/ D. x' u
謝謝" M" b2 r( s( P% T8 Q# @' }
  F8 l7 H1 c- K4 c5 G: ~
[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 $ k& W2 r( v$ B' M9 t, x5 A* e9 I
大大你好7 l0 x/ @( U& z9 C; M' J4 Q
我剛看了一下Razavi的PLL部分3 R, S. E! l- J$ |0 A& U" g
你們提到的C1與C2是不是書中的Cp與C2呢
, ]; f0 {! H' W也就是LPF 還有抑制高頻雜訊的電容
) a) }$ u' y2 D# f我是類比新手
2 n, H, T" @0 j8 u1 c還請大大解惑3 r3 c% C8 f2 j" T0 J% d7 w: U
謝謝

! e5 v% ~9 _: x; _& X4 o8 p  e. o6 \4 ]% |6 `' i
2 w+ N. Z- Y8 f- w, ]
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵
: _1 B( ?6 \1 u# b他的講義裡關於這方面的介紹非常仔細; ~/ y; S& J' Y0 m6 S5 c+ p
設計上你的 c1、c2的比值,頻寬的大小
+ G# L$ z5 f2 {  b* l0 k對所應的phase margin,damping factor# r: k, T+ _# R3 A9 m# n& B
通通算出來給你
* F. Y7 C0 \- _3 _: e% j% v$ H不妨網上找一下! z* X/ K0 p( ?, D+ x  M, l
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:# y* ?7 N1 g+ D6 O# W9 r8 t
phase margin 大,则damping factor 大,ripple小,但settle time 长,5 l* Y, t/ ?# V
phase margin 小,则damping factor小,ripple 大,但settle time短。# Q# t6 ^9 A! ~+ r: J9 _4 }" G
1 h$ M, _5 c7 Q! a
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-15 01:20 PM , Processed in 0.123516 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表